7
系统 接口 - PC CARD IO 读 16
数据 延迟 之后 hiord- t
DIORD
--100ns
数据 支撑 下列的 hiord- t
HIORD
0--ns
hiord- 宽度 时间 t
WIORD
165 - - ns
地址 建制 在之前 hiord- t
SUA
70 - - ns
地址 支撑 下列的 hiord- t
HA
20 - - ns
hce(1, 2)- 建制 在之前 hiord- t
SUCE
5--ns
hce(1, 2)- 支撑 之后 hiord- t
HCE
20 - - ns
hreg- 建制 在之前 hiord- t
SUREG
5--ns
hreg- 支撑 下列的 hiord- t
HREG
0--ns
hinpack- 延迟 下落 从 hiord- t
DFINPACK
0 - 45 ns
hinpack- 延迟 Rising 从 hiord- d
DRINPACK
30 - 45 ns
数据 延迟 从 hwait- Rising t
DRWT
--0ns
hwait- 宽度 时间 t
WWT
- - 12,000 ns
系统 接口 - PC CARD IO 写 16
数据 建制 在之前 hiord- t
SUIOWR
30 - 92 ns
数据 支撑 下列的 hiord- t
HIOWR
20 - - ns
hiowr- 宽度 时间 t
WIOWR
165 - - ns
地址 建制 在之前 hiord- t
SUA
70 - - ns
地址 支撑 下列的 hiord- t
HA
20 - - ns
hce(1, 2)- 建制 在之前 hiord- t
SUCE
5--ns
hce(1, 2)- 支撑 下列的 hiord- t
HCE
20 - - ns
hreg- 建制 在之前 hiord- t
SUREG
5--ns
hreg- 支撑 下列的 hiord- t
HREG
0--ns
hwait- 延迟 下落 从 hiord- t
DFWT
- - 35 ns
hwait- 宽度 时间 t
WWT
- - 12,000 ns
hiowr- 高 从 hwait- 高 t
DRIOWR
0--ns
无线电 TX 数据 - TX PATH
TXC 时期 t
TXC
4* t
TMCK
--ns
TXC 宽度 Hi t
CHM
31 - - ns
TXC 宽度 Lo t
CLM
31 - - ns
无线电 RX 数据 - RX PATH
rx_rdy 建制 时间 至 RXC 积极的 边缘 (看 便条 5) t
surx_rdy
10 - - ns
rx_rdy 支撑 时间 从 RXC 积极的 边缘 (看 便条 6) t
hrx_rdy
45 - - ns
rx_pe2 延迟 从 rx_rdy deAssert (看 便条 10) t
drx_pe2
-3*t
MCLK
-ns
rx_pe2 低 脉冲波 宽度 (看 便条 9) t
wrx_pe2
-4*t
MCLK
-ns
RXD 建制 时间 至 RXC 积极的 边缘 (看 便条 7) t
SURXD
10 - - ns
RXD 支撑 时间 从 RXC 积极的 边缘 (看 便条 7) t
HRXD
0--ns
RXC 时期 (看 便条 12) t
RXC
-3*t
MCLK
-ns
RXC 宽度 Hi t
RCHM
31 - - ns
RXC 宽度 Lo t
RCLM
31 - - ns
注释:
6. md_rdy 是 和'ed 和 rxc_一个_shot (rxdav) 至 变换 数据 在 变换 寄存器. rx_rdy 是 不 必需的 至 是 有效的 直到 1 MCLK 之后 RXC 是
抽样 高. 因此, 一个 负的 建制 时间 可以 是 使用. 自从 这个 是 一个 unlikely scenario, 我们 将 leave 它 在 一个 名义上的 10ns 建制 时间.
7. md_rdy 是 和'ed 和 rxc_一个_shot (rxdav) 至 变换 数据 在 变换 寄存器. 因此, 为 这 last 数据 位, 这 md_rdy 必须 是 使保持
起作用的 直到 rxc_一个_shot 是 抽样 高 用 mac's mclk. 不管怎样, 它 是 assumed 那 BBP 将 是 使用 在 一个 模式 那 keeps rx_rdy
(md_rdy) 和 RXC 运动 直到 rx_pe2 是 de-asserted. 这 MAC 将 停止 处理 数据 之后 这 号码 的 位 retrieved 从 这 PLCP
标头 长度 地方 是 received. 因此, 这 rx_rdy 支撑 时间 和 遵守 至 RXC 做 不 matter. 不管怎样, 应当 这 rx_rdy 信号
是 cleared 当 这 last RXD 位 是 received 这 支撑 时间 w/r RXC 必须 是 honored.
8. RXC 积极的 边缘 clocks 一个 flop 这个 stores 这 RXD 为 内部的 用法.
9. RXC 时期 (和 hi/lo 时间) 必须 是 长 足够的 为 flops clocked 用 MAC MCLK 至 看 1 RXC 高 和 1 RXC 低.
10. rx_pe inactive 宽度 在 BBP 是 3 BBP clk's. 自从 BBP CLK 和 MAC CLK 能 是 async 最小 应当 是 4 MAC clks.
11. 当 rx_rdy drops 在之前 预期的 号码 的 RXD 位 是 received, 然后 tx/rx FSM 在 mpctl.v 信号 计时器 这个 clear rx_pe2_int.
交流 电的 规格
(持续)
参数 标识 最小值 典型值 最大值 单位
HFA3842