首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:378980
 
资料名称:HI7191IP
 
文件大小: 187.05K
   
说明
 
介绍:
24-Bit, High Precision, Sigma Delta A/D Converter
 
 


: 点此下载
  浏览型号HI7191IP的Datasheet PDF文件第8页
8
浏览型号HI7191IP的Datasheet PDF文件第9页
9
浏览型号HI7191IP的Datasheet PDF文件第10页
10
浏览型号HI7191IP的Datasheet PDF文件第11页
11

12
浏览型号HI7191IP的Datasheet PDF文件第13页
13
浏览型号HI7191IP的Datasheet PDF文件第14页
14
浏览型号HI7191IP的Datasheet PDF文件第15页
15
浏览型号HI7191IP的Datasheet PDF文件第16页
16
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
1908
verter 有 一个 accompanying 安排好 时间 为 步伐 输入 just
作 一个 低 通过 相似物 filter 做. 新 数据 takes 在 3
和 4 转换 时期 至 settle 和 更新 在 这 串行
端口 和 一个 转换 时期 t
CONV
正在 equal 至 1/f
N
.
输入 过滤
这 数字的 filter 做 不 提供 拒绝 在 integer multi-
ples 的 这 modulator 抽样 频率. 这个 implies 那
那里 是 频率 bands 在哪里 噪音 passes 至 这 输出
没有 attenuation. 为 大多数 具体情况 这个 是 不 一个 问题
因为 这 高 oversampling 比率 和 噪音 shaping char-
acteristics 的 这 modulator 导致 这个 噪音 至 变为 一个
小 portion 的 这 broadband 噪音 这个 是 filtered. 如何-
总是, 如果 一个 反对-alias filter 是 需要 一个 单独的 柱子 rc filter
是 通常地 sufficient.
如果 一个 输入 filter 是 使用 这 用户 必须 是 细致的 那 这
源 阻抗 的 这 filter 是 低 足够的 不 至 导致
增益 errors 在 这 系统. 这 直流 输入 阻抗 在 这
输入 是 > 1g
但是 它 是 一个 动态 加载 那 改变 和
时钟 频率 和 选择 增益. 这 输入 样本 比率,
也 依赖 在之上 时钟 频率 和 增益, 确定
这 allotted 时间 为 这 输入 电容 至 承担. 这 addi-
tion 的 外部 组件 将 导致 这 承担 时间 的
这 电容 至 增加 在之外 这 allotted 时间. 这 结果
的 这 输入 不 安排好 至 这 恰当的 值 是 一个 系统 增益
错误 这个 能 是 eliminated 用 系统 校准 的 这
hi7191.
clocking/oscillators
这 主控 时钟 在 这 hi7191 能 是 有提供的 用 也 一个
结晶 连接 在 这 osc
1
和 osc
2
管脚 作
显示 在 图示 11a 或者 一个 cmos 兼容 时钟 信号
连接 至 这 osc
1
管脚 作 显示 在 图示 11b. 这
输入 抽样 频率, modulator 抽样 频率, fil-
是 所有 直接地 related 至 这 主控 时钟 频率, f
OSC
.
为 例子, 如果 一个 1mhz 时钟 是 使用 instead 的 一个 10mhz
时钟, what 是 正常情况下 一个 10hz 转换 比率 变为 一个
1hz 转换 比率. lowering 这 时钟 频率 将 也
更小的 这 数量 的 电流 描绘 从 这 电源 供应.
请 便条 那 这 hi7191 specifications 是 写 为 一个
10mhz 时钟 仅有的.
运算的 模式
这 hi7191 包含 一些 运算的 模式 包含
校准 模式 为 取消的 补偿 和 增益 errors 的
两个都 内部的 和 外部 电路系统. 一个 校准 routine
应当 是 initiated whenever 那里 是 一个 改变 在 这 ambi-
ent 运行 温度 或者 供应 电压. 校准
应当 也 是 initiated 如果 那里 是 一个 改变 在 这 增益, filter
notch, 双极, 或者 单极的 输入 范围. 非-校准 数据
能 是 得到 从 这 设备 用 writing 000000 至 这
补偿 校准 寄存器, 800000 (h) 至 这 积极的 全部
规模 校准 寄存器, 和 800000 (h) 至 这 负的
全部 规模 校准 寄存器. 这个 sets 这 补偿
纠正 因素 至 0 和 两个都 这 积极的 和 负的 增益
斜度 factors 至 1.
这 hi7191 提供 一些 不同的 模式 的 自-校准
和 系统 校准. 为 校准 至 出现, 这 在-碎片
微控制器 必须 转变 这 modulator 输出 为 三
不同的 输入 情况 - “zero-规模,” “positive 全部 规模,”
和 “negative 全部 scale”. 和 这些 readings, 这 hi7191
能 无效的 任何 补偿 errors 和 计算 这 增益 斜度 因素
为 这 转移 函数 的 这 转换器. 它 是 imperative 那
这 零-规模 校准 是 执行 在之前 也 的 这
增益 calibrations. 不管怎样, 这 顺序 的 这 增益 calibrations
是 不 重要的.
这 校准 模式 是 用户 可选择的 在 这 控制
寄存器 用 使用 这 md 位 (md2-md0) 作 显示 在
Table 6.
DRDy 将 go 低 表明 那 这 校准 是
完全 和 那里 是 有效的 数据 在 这 输出.
alias 带宽
f
N
±
f
C
频率 (hz)
振幅 (db)
f
N
f
C
2f
N
3f
N
4f
N
0
-20
-40
-60
-80
-100
-120
图示 9. 低 通过 过滤 频率 特性
图示 10a.
图示 10b.
图示 10. 振荡器 配置
HI7191
OSC
1
OSC
2
10MHz
1617
HI7191
OSC
1
OSC
2
10MHz
1617
连接
HI7191
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com