1905
或者 自-校准 在哪里 仅有的 这 hi7191 它自己 是 在 这 cali-
bration 循环. 这 在-碎片 校准 寄存器 是
读/写 寄存器 这个 准许 这 用户 至 读 校准
coefficients 作 好 作 写 先前 决定
校准 coefficients.
电路 运作
这 相似物 和 数字的 供应 和 grounds 是 独立的
在 这 hi7191 至 降低 数字的 噪音 连接 在 这
相似物 电路系统. 名义上的 供应 电压 是 av
DD
= +5v,
DV
DD
= +5v, 和 av
SS
= -5v. 如果 这 一样 供应 是 使用
为 av
DD
和 dv
DD
它 是 imperative 那 这 供应 是 sepa-
rately decoupled 至 这 av
DD
和 dv
DD
管脚 在 这
hi7191. 独立的 相似物 和 数字的 地面 平面 应当
是 maintained 在 这 系统 板 和 这 grounds 应当
是 系 一起 后面的 在 这 电源 供应.
当 这 hi7191 是 powered 向上 它 needs 至 是 重置 用 拉-
ing 这
重置 线条 低. 这 重置 sets 这 内部的 寄存器
的 这 hi7191 作 显示 在 表格 2 和 puts 这 部分 在 这
双极 模式 和 一个 增益 的 1 和 补偿 二进制的 编码. 这
filter notch 的 这 数字的 filter 是 设置 在 30hz 当 这 i/o 是
设置 向上 为 双向的 i/o (数据 是 读 和 写 在 这
sdio 线条 和 sdo 是 三-陈述), descending 字节 顺序,
和 msb first 数据 format. 一个 自 校准 是 执行
在之前 这 设备 begins converting.
drdy 变得 低 当
有效的 数据 是 有 在 这 输出.
这 configuration 的 这 hi7191 是 changed 用 writing 新
建制 数据 至 这 控制 寄存器. whenever 数据 是 写
至 字节 2 和/或者 字节 1 的 这 控制 寄存器 这 部分
假设 那 一个 核心的 建制 参数 是 正在 changed
这个 意思 那
drdy 变得 高 和 这 设备 是 re-syn-
chronized. 如果 这 configuration 是 changed 此类 那 这
设备 是 在 任何 一个 的 这 校准 模式, 一个 新 calibra-
tion 是 执行 在之前 正常的 conversions continue. 如果 这
设备 是 写 至 这 转换 模式, 一个 新 校准 是
不 执行 (一个 新 校准 是 推荐 任何 时间
数据 是 写 至 这 控制 寄存器.). 在 也 情况,
DRDY
变得 低 当 有效的 数据 是 有 在 这 输出.
如果 一个 单独的 数据 字节 是 写 至 字节 0 的 这 控制
寄存器, 这 设备 假设 这 增益 有 不 被
changed. 它 是 向上 至 这 用户 至 re-calibrate 这 设备 如果 这
增益 是 changed 在 这个 manner. 为 这个 reason 它 是
推荐 那 这 全部 控制 寄存器 是 写
当 changing 这 增益 的 这 设备. 这个 确保 那 这
部分 是 re-校准 (如果 在 一个 校准 模式) 在之前 这
DRDy 输出 变得 低 表明 那 有效的 数据 是 有.
这 校准 寄存器 能 是 读 通过 这 串行 接口
在 任何 时间. 不管怎样, 小心 必须 是 带去 当 writing 数据
至 这 校准 寄存器. 如果 这 hi7191 是 内部
updating 任何 校准 寄存器 这 用户 能 不 写 至
那 校准 寄存器. 看 这 运算的 模式 部分
为 详细信息 在 这个 校准 寄存器 是 updated 为 这
各种各样的 模式.
自从 进入 至 这 校准 寄存器 是 异步的 至
这 转换 处理 这 用户 是 cautioned 那 新
校准 数据 将 不 是 使用 在 这 非常 next 设置 的
“valid” 数据 之后 一个 校准 寄存器 写. 它 是 有保证的
那 这 新 数据 将 引领 效应 在 这 第二 设置 的 输出
数据. 非-校准 数据 能 是 得到 从 这 设备
用 writing 000000 (h) 至 这 补偿 校准 寄存器,
800000 (h) 至 这 积极的 全部 规模 校准 寄存器,
和 800000 (h) 至 这 负的 全部 规模 校准 regis-
ter. 这个 sets 这 补偿 纠正 因素 至 0 和 这 积极的
和 负的 增益 斜度 factors 至 1.
如果 一些 hi7191s share 一个 系统 主控 时钟 这
同步
管脚 能 是 使用 至 同步 它们的 运作. 一个 一般
同步
输入 至 多样的 设备 将 同步 运作
此类 那 所有 输出 寄存器 是 updated 同时发生地. 的
航线 这
同步
管脚 将 正常情况下 是 使活动 仅有的 之后
各自 hi7191 有 被 校准 或者 有 had 校准
coefficients 写 至 它.
这
同步
管脚 能 也 是 使用 至 控制 这 hi7191 当
一个 外部 多路调制器 是 使用 和 一个 单独的 hi7191. 这
同步
管脚 在 这个 应用 能 是 使用 至 保证 一个 最大值-
imum 安排好 时间 的 3 转换 时期 当 切换
途径 在 这 多路调制器.
相似物 部分 描述
图示 6 显示 一个 simplified 块 图解 的 这 相似物
modulator front 终止 的 一个 sigma delta 一个/d 转换器. 这
输入 信号 v
在
comes 在 一个 summing 接合面 (这 pgia 在
这个 情况) 在哪里 这 previous modulator 输出 是 subtracted
从 它. 这 结果 信号 是 然后 整体的 和 这 输出
的 这 积分器 变得 在 这 比较器. 这 输出 的 这
比较器 是 然后 喂养 后面的 通过 一个 1-位 dac 至 这 summing
接合面. 这 反馈 循环 forces 这 平均 的 这 喂养
后面的 信号 至 是 equal 至 这 输入 信号 v
在
.
表格 2. 寄存器 重置 值
寄存器 值 (十六进制)
数据 输出 寄存器 xxxx (未阐明的)
控制 寄存器 28B300
补偿 校准 寄存器 自 校准 值
积极的 全部 规模 校准
寄存器
自 校准 值
负的 全部 规模 校准
寄存器
自 校准 值
PGIA 积分器 比较器
V
RHI
V
RLO
DAC
V
在
+
-
∫
∑
+
-
图示 6. 简单的 modulator 块 图解
HI7191