管脚 名字 i/o
内部的
连接
描述
D0~D3 I
cmos 在
拉-高
或者 floating
数据 输入 为 这 并行的 模式
当 这 ic 是 运行 在 这 串行 模式, 这 数据 输入
terminals (d0~d3) 是 包含 和 一个 拉-高 电阻. 当
这 ic 是 运行 在 这 并行的 模式, 这些 管脚 变为
floating.
s/p I cmos 在
运作 模式 选择 输入
s/p=“h”: 并行的 模式
s/p=“l”: 串行 模式
CLK I
cmos 在
拉-高
或者 floating
数据 同步的 时钟 输入 为 这 串行 模式
当 这 ic 是 运行 在 这 并行的 模式, 这 输入
终端 (clk) 是 包含 和 一个 拉-高 电阻. 当 这
ic 是 运行 在 这 串行 模式, 这个 管脚 变为 floating.
数据 I
cmos 在
拉-高
或者 floating
数据 输入 终端 为 这 串行 模式
当 这 ic 是 运行 在 这 并行的 模式, 这 输入 终端
(数据) 是 包含 和 一个 拉-高 电阻. 当 这 ic 是
运行 在 这 串行 模式, 这个 管脚 变为 floating.
DTMF O cmos 输出 输出 终端 的 这 dtmf 信号
VDD — — 积极的 电源 供应, 2.0v~5.5v 为 正常的 运作
近似的 内部的 连接 电路
ht9200a/b
3 21st 8月 ’98