表格 2: digits vs. 输入 数据 vs. 声调 输出 频率 (并行的 mode)
数字 D3 D2 D1 D0 声调 输出 频率 (hz)
10001 697
+
1209
20010 697
+
1336
30011 697
+
1477
40100 770
+
1209
50101 770
+
1336
60110 770
+
1477
70111 852
+
1209
81000 852
+
1336
当 这 系统 是 运行 在 这 串行 模式
一个 拉-高 电阻 是 连结 至 d0~d3 (为
并行的 模式) 在 这 输入 终端.
为 这 ht9200b, 这
s/p 管脚 有 至 是 连接
低 为 串行 模式 运作.
并行的 模式 ( ht9200b)
这 ht9200b 提供 四 数据 输入 d0~d3
至 发生 它们的 相应的 dtmf 信号.
这
s/p 有 至 是 连接 高 至 选择 这
并行的 运作 模式. 然后 这 输入 数据
代号 应当 是 决定. 最终, 这
ce 是
连接 低 至 transmit 这 dtmf 信号
从 这 dtmf 管脚.
这 t
DE
时间 (关于 6ms) 将 是 delayed 从 这
ce 下落 边缘 至 这 dtmf 信号 输出.
这 relationship 在 这 数字的 代号 和
这 声调 输出 频率 是 illustrated 在 表格 2.
作 为 这 控制 定时 图解, 看 图示 2.
当 这 系统 是 运行 在 这 并行的
模式, d0~d3 是 所有 在 这 floating 状态. 因此,
这些 数据 输入 管脚 应当 不 float.
图示 1
ht9200a/b
6 21st 8月 ’98