rev. 0
AD7843
–9–
相似物 输入
图示 4 显示 一个 相等的 电路 的 这 相似物 输入 struc-
ture 的 这 ad7843 这个 包含 一个 块 图解 的 这 输入
多路调制器, 这 差别的 输入 的 这 一个/d 转换器 和 这
差别的 涉及.
表格 i 显示 这 多路调制器 地址 相应的 至 各自
相似物 输入, 两个都 为 这 ser/
DFR
位 在 这 控制 寄存器
设置 高 和 低. 这 控制 位 是 提供 serially 至 这
设备 通过 这 din 管脚. 为 更多 信息 在 这 控制
寄存器 看 这 控制 寄存器 部分.
当 这 转换器 enters 这 支撑 模式, 这 电压 区别
在 这 +in 和 –in 输入 (看 图示 4) 是 captured 在
这 内部的 电容 排列. 这 输入 电流 在 这 相似物
输入 取决于 在 这 转换 比率 的 这 设备. 在 这
样本 时期, 这 源 必须 承担 这 内部的 抽样
电容 (典型地 37 pf). once 这 电容 有 被 全部地
charged, 那里 是 非 更远 输入 电流. 这 比率 的 承担
转移 从 这 相似物 源 至 这 转换器 是 一个 函数 的
转换 比率.
acquisition 时间
这 追踪 和 支撑 放大器 enters 它的 追踪 模式 在 这
下落 边缘 的 这 fifth dclk 之后 这 开始 位 有 被
发现 (看 图示 13). 这 时间 必需的 为 这 追踪 和
支撑 放大器 至 acquire 一个 输入 信号 将 取决于 如何
quickly 这 37 pf 输入 电容 是 charged. 和 零
源 阻抗 在 这 相似物 输入 三 dclk 循环 将
总是 是 sufficient 至 acquire 这 信号 至 这 12-位 水平的.
和 一个 源 阻抗 r
在
在 这 相似物 输入, 这 真实的
acquisition 时间 必需的 是 计算 使用 这 formula:
t
ACQ
= 8.4
×
(
R
在
+100
Ω
)
×
37
pF
在哪里
R
在
是 这 源 阻抗 的 这 输入 信号, 和
100
Ω
, 37 pf 是 这 输入 rc 值. 取决于 在 这 频率
的 dclk 使用, 三 dclk 循环 将 或者 将 不 是 suffi-
cient 至 acquire 这 相似物 输入 信号 和 各种各样的 源
阻抗 值.
4-至-1
MUX
X+
Y+
IN3
IN4
数据 输出
3-至-1
MUX
3-至-1
MUX
X+ Y+
REF
EXT
X
–
Y
–
地
V
CC
X+
X
–
Y+
Y
–
在-碎片 switches
REF
–
模数转换器 核心
REF+
IN+
IN+
在
–
图示 4. 相等的 相似物 输入 电路