首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:464612
 
资料名称:AM79C971
 
文件大小: 3190.57K
   
说明
 
介绍:
PCnet⑩-FAST Single-Chip Full-Duplex 10/100 Mbps Ethernet Controller for PCI Local Bus
 
 


: 点此下载
 
1
浏览型号AM79C971的Datasheet PDF文件第2页
2
浏览型号AM79C971的Datasheet PDF文件第3页
3
浏览型号AM79C971的Datasheet PDF文件第4页
4
浏览型号AM79C971的Datasheet PDF文件第5页
5
浏览型号AM79C971的Datasheet PDF文件第6页
6
浏览型号AM79C971的Datasheet PDF文件第7页
7
浏览型号AM79C971的Datasheet PDF文件第8页
8
浏览型号AM79C971的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
Publication#
20550
rev:
E
amendment: /
0
公布 日期:
将 2000
Am79C971
pcnet™-
FAST
单独的-碎片 全部-duplex 10/100 mbps ethernet 控制 为 pci local 总线
distinctive 特性
单独的-碎片 快 ethernet 控制 为 这
附带的 组件 interconnect (pci) local
总线
32-位 glueless pci host 接口
支持 pci 时钟 频率 从 直流 至
支持 网络 运作 和 pci 时钟
从 15 mhz 至 33 mhz
高 效能 总线 mastering
architecture 和 整体的 直接 记忆
进入 (dma) 缓存区 管理 单位 为
低 cpu 和 总线 utilization
pci 规格 修订 2.1 一致的
支持 pci subsystem/subvendor id/
vendor id 程序编制 通过 这
可擦可编程只读存储器 接口
支持 两个都 pci 5.0-v 和 3.3-v signaling
环境
plug 和 播放 兼容
支持 一个 unlimited pci burst 长度
big endian 和 little endian 字节 alignments
supported
整体的 10base-t 和 10base-2/5 (aui)
物理的 layer 接口
单独的-碎片 ieee/ansi 802.3, iec/iso 8802-3
和 蓝 书 ethernet-一致的 解决方案
自动 twisted-一双 receive 极性
发现 和 纠正
内部的 10base-t transceiver 和 smart
squelch 至 twisted-一双 中等
ieee 802.3-一致的 自动-negotiable
10base-t 接口
支持 一般 目的 串行 接口
(gpsi)
媒介 独立 接口 (mii) 为
连接 外部 10- 或者 100-megabit 每
第二 (mbps) transceivers
ieee 802.3-一致的 mii
intelligent 自动-poll
外部 phy 状态
监控 和 中断
包含 intelligent 在-碎片 网络 端口
manager 那 提供 自动-端口 选择
在 mii, 在-碎片 10base-t 端口, 和 aui
没有 软件 支持
支持 两个都 自动-negotiable 和 非
自动-negotiable 外部 phys
支持 10base-t, 100base-tx/fx,
100base-t4, 和 100base-t2 ieee 802.3-
一致的 mii phys 在 全部- 或者 half-duplex
内部的/外部 loopback 能力 在 所有
端口
支持 专利的 外部 地址 发现
接口 (eadi)
receive 框架 tagging 支持 为 inter-
networking 产品
双-速 csma/cd (10 mbps 和 100 mbps)
媒介 进入 控制 (mac) 一致的 和
ieee/ansi 802.3 和 蓝 书 ethernet
standards
全部-duplex 运作 supported 在 aui,
10base-t, mii, 和 gpsi 端口 和
独立 transmit (tx) 和 receive (rx)
途径
有伸缩性的 缓存区 architecture
大 独立 内部的 tx 和 rx fifos
sram-为基础 先进先出 缓存区 extension
支承的 向上 至 128 kilobytes (kbytes)
带宽
可编程序的 先进先出 watermarks 为 两个都 tx
和 rx 行动
rx 框架 queuing 为 高 latency pci 总线
host 运作
可编程序的 allocation 的 缓存区 空间
在 rx 和 tx queues
可擦可编程只读存储器 接口 支持 jumperless 设计
和 提供 通过-碎片 程序编制
支持 全部 programmability 的 half-/全部-
duplex 运作 为 外部 100 mbps phys
通过 可擦可编程只读存储器 mapping
extensive led 状态 支持
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com