mt9171/72
进步 信息
9-134
图示 2 - 管脚 连接
管脚 描述
管脚 #
名字 描述
22 24 28
11 2 L
输出
线条 输出.
transmit 信号
输出 (相似物). 关联 至 v
偏差
.
22 3 V
偏差
内部的 偏差 电压
输出. 连接 通过 0.33 µf 解耦 电容 至 v
DD
.
33 4 V
Ref
内部的 涉及 电压
输出. 连接 通过 0.33 µf 解耦 电容 至
V
DD
.
4,5,
6
4,5,
6
5,7,
8
ms2-ms0
模式 选择
输入 (数字的). 这 逻辑 水平 呈现 在 这些 管脚 选择 这
各种各样的 运行 模式 为 一个 particular 应用. 看 表格 1 为 这
运行 模式.
77 9 RegC
调整器 控制
输出 (数字的). 一个 512 khz 时钟 使用 为 转变 模式 电源
供应. unused 在 mas/mod 模式 和 应当 是 left 打开 电路.
89 10F0
/cld
框架 脉冲波/c-频道 加载
(数字的). 在 dn 模式 一个 244 ns 宽 负的
脉冲波 输入 为 这 主控 表明 这 开始 的 这 起作用的 频道 时间 的 这
设备. 输出 为 这 从动装置 表明 这 开始 的 这 起作用的 频道 时间 的
这 设备. 输出 在 mod 模式 供应 一个 脉冲波 表明 这 开始 的 这 c-
频道.
9 10 12 cdsti/
CDi
控制/数据 st-总线 在/控制/数据 在
(数字的). 一个 2.048 mbit/s 串行 控制
&放大; signalling 输入 在 dn 模式. 在 mod 模式 这个 是 一个 持续的位 stream 在
这 位 比率 选择.
10 11 13 cdsto/
CDo
控制/数据 st-总线 输出/控制/数据 输出
(数字的). 一个 2.048 mbit/s 串行
控制 &放大; signalling 输出 在 dn 模式. 在 mod 模式 这个 是 一个 持续的 位
stream 在 这 位 比率 选择.
1
2
3
4
5
6
7
8
9
10
11
12
13
14
22
21
20
19
18
17
16
15
22 管脚 pdip/cerdip
LOUT
VBias
VRef
MS2
MS1
MS0
RegC
F0
/cld
cdsti/cdi
cdsto/cdo
VSS
VDD
LIN
测试
lout dis
Precan
OSC1
OSC2
C4
/tck
F0o/rck
dsti/di
dsto/做
28 管脚 plcc
27
4
3
2
1
28
26
5
6
7
8
9
10
11
25
24
23
22
21
20
19
17
12
13
14
15
16
18
•
LOUT
VBias
VRef
NC
VDD
LIN
测试
NC
lout dis
Precan
OSC1
OSC2
NC
C4
/tck
MS2
NC
MS1
MS0
RegC
F0
/cld
NC
cdsti/cdi
cdsto/cdo
VSS
dsto/做
NC
F0o
/rck
dsti/di
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
24
23
22
21
20
19
18
17
24 管脚 ssop
LOUT
VBias
VRef
MS2
MS1
MS0
RegC
F0
/cld
cdsti/cdi
cdsto/cdo
VSS
NC
VDD
LIN
测试
lout dis
Precan
OSC1
OSC2
C4
/tck
F0o/rck
dsti/di
dsto/做
NC