8018680188
计时器 和 重置
在之上 RESET 这 计时器 将 执行 这 下列的
actions
所有 EN (使能) 位 是 重置 阻止 计时器
counting
为 计时器 0 和 1 这 RIU 位 是 重置 至 零
和 这 ALT 位 是 设置 至 one 这个 结果 在 这
计时器 输出 管脚 going high
中断 控制
这 处理器 能 receive 中断 从 一个 号码
的 sources 两个都 内部的 和 external 这 内部的
中断 控制 serves 至 merge 这些 requests
在 一个 priority basis 为 单独的 维护 用 这 CPU
内部的 中断 来源 (计时器 和 DMA chan-
nels) 能 是 无能 用 它们的 自己的 控制 寄存器
或者 用 掩饰 位 在里面 这 中断 controller 这
中断 控制 有 它的 自己的 控制 寄存器 那
sets 这 模式 的 运作 为 这 controller
中断 控制 和 重置
在之上 RESET 这 中断 控制 将 执行
这 下列的 actions
所有 SFNM 位 重置 至 0 implying 全部地 Nested
Mode
所有 PR 位 在 这 各种各样的 控制 寄存器 设置 至 1
这个 places 所有 来源 在 最低 priority (水平的
111)
所有 LTM 位 重置 至 0 结果 在 边缘-sense
mode
所有 中断 维护 位 重置 至 0
所有 中断 要求 位 重置 至 0
所有 MSK (中断 掩饰) 位 设置 至 1 (掩饰)
所有 C (cascade) 位 重置 至 0 (非-cascade)
所有 PRM (priority 掩饰) 位 设置 至 1 implying 非
水平 masked
Initialized 至 主控 Mode
12
12