2−2
p_ad19
TMS
p_ad11
p_trdy
s_clkout0
s_gnt8
s_gnt5
s_gnt0
CC
s_req1
s_req2
s_req3
s_req5
s_req8
s_gnt1
s_gnt2
s_gnt3
s_gnt4
s_gnt6
s_gnt7
地
s_clk
s_rst
s_cfn
hsswitch/gpio3
GPIO2
GPIO0
s_clkout1
s_clkout2
s_clkout5
s_clkout4
s_clkout8
p_rst
BPCCE
p_clk
p_gnt
p_ad30
p_req
地
p_ad31
地
地
GPIO1
s_clkout3
s_clkout7
s_clkout9
s_ad13
s_ad15
s_c/be1
s_serr
地
s_锁
s_perr
地
s_trdy
s_框架
s_c/be2
地
s_ad16
s_ad19
s_irdy
s_ad17
s_ad22
地
s_c/be3
s_ad24
s_ad25
地
s_ad27
s_ad30
地
s_ad31
s_req0
地
p_m66ena
地
p_ad12
p_ad13
p_c/be1
p_ad14
地
p_ad15
p_par
p_serr
p_锁
p_停止
p_devsel
p_irdy
p_框架
p_c/be2
地
p_ad16
p_ad17
p_ad18
地
p_ad20
p_ad22
p_ad23
地
p_ad21
p_ad24
p_idsel
V
p_ad25
p_ad26
地
p_ad27
p_ad28
p_ad29
地
158
157
160
159
162
161
164
163
166
165
168
167
170
169
172
171
174
173
176
175
178
177
180
179
182
181
184
183
186
185
188
187
190
189
192
191
194
193
196
195
198
197
200
199
202
201
204
203
206
205
208
207
103
104
101
102
99
100
97
98
95
96
93
94
91
92
89
90
87
88
85
86
83
84
81
82
79
80
77
78
75
76
73
74
71
72
69
70
67
68
65
66
63
64
61
62
59
60
57
58
55
56
53
54
p_perr
p_ad10
2
1
4
3
6
5
8
7
10
9
12
11
14
13
16
15
18
17
20
19
22
21
24
23
26
25
28
27
30
29
32
31
34
33
36
35
38
37
40
39
42
41
44
43
46
45
48
47
50
49
52
51 106
105
108
107
110
109
112
111
114
113
116
115
118
117
120
119
122
121
124
123
126
125
128
127
130
129
132
131
134
133
136
135
138
137
140
139
142
141
144
143
146
145
148
147
150
149
152
151
154
153
156
155
地
s_m66ena
s_ad10
s_ad9
s_c/be0
s_ad8
s_ad7
s_ad6
地
s_ad5
s_ad2
s_ad3
s_ad0
s_ad1
地
TCK
TRST
TDO
HSLED
地
CONFIG66
msk_在
HSENUM
地
p_v
p_ad1
p_ad0
p_ad2
p_ad4
p_ad5
p_ad7
p_ad3
p_ad8
p_c/be0
p_ad9
MS1
s_par
s_ad18
s_ad20
s_ad21
s_ad26
V
s_req4
CC
V
CC
V
CC
MS0
地
s_ad11
地
s_ad12
V
CC
s_ad23
V
CC
s_ad29
CC
V
PCI2050B
pdv 低-profile 四方形 flat 包装
顶 视图
s_req6
s_req7
地
CC
V
地
s_clkout6
CC
V
CC
V
V
CC
V
CC
p_c/be3
V
CC
V
CC
V
CC
地
V
CC
V
CC
V
CC
V
CC
V
CC
p_ad6
V
CC
地
CCP
TDI
V
CC
s_v
CCP
V
CC
s_ad4
V
CC
地
V
CC
V
CC
s_ad14
V
CC
s_停止
s_devsel
V
CC
地
V
CC
s_ad28
V
CC
V
CC
图示 2−2. pci2050b pdv 终端 图解