首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:600443
 
资料名称:SCN68562C4A52
 
文件大小: 120.28K
   
说明
 
介绍:
Dual universal serial communications controller DUSCC
 
 


: 点此下载
  浏览型号SCN68562C4A52的Datasheet PDF文件第2页
2
浏览型号SCN68562C4A52的Datasheet PDF文件第3页
3
浏览型号SCN68562C4A52的Datasheet PDF文件第4页
4
浏览型号SCN68562C4A52的Datasheet PDF文件第5页
5

6
浏览型号SCN68562C4A52的Datasheet PDF文件第7页
7
浏览型号SCN68562C4A52的Datasheet PDF文件第8页
8
浏览型号SCN68562C4A52的Datasheet PDF文件第9页
9
浏览型号SCN68562C4A52的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
飞利浦 半导体 产品 规格
SCN68562双 普遍的 串行 communications 控制 (duscc)
1995 将 01
6
管脚 描述
(持续)
MNEMONIC
插件
管脚 非.
类型 名字 和 函数
trxca, trxcb 40, 9 i/o
频道 一个 (b) 传输者/接受者 时钟:
作 一个 输入, 它 能 供应 这 接受者,
传输者, 计数器/计时器, 或者 dpll 时钟. 作 一个 输出, 它 能 供应 这 counter/timer
输出, 这 dpll 输出, 这 传输者 变换 时钟 (1x), 这 接受者 抽样 时钟 (1x),
这 传输者 brg 时钟 (16x), 这 接受者 brg 时钟 (16x), 或者 这 内部的 系统
时钟 (x1/2). 这 最大 外部 接受者/传输者 时钟 频率 是 4mhz.
ctsa/bn, lca/bn 32, 17 i/o
频道 一个 (b) clear-至-send 输入 或者 循环 控制 输出:
起作用的-低. 这 信号
能 是 编写程序 至 act 作 一个 使能 为 这 传输者 当 不 在 循环 模式. 这
duscc 发现 逻辑 水平的 transitions 在 这个 输入 和 能 是 编写程序 至 发生 一个
中断 当 一个 转变 occurs. 当 运行 在 这 cop 循环 模式, 这个 管脚
变为 一个 循环 控制 输出 这个 是 asserted 和 negated 用 duscc commands.
这个 输出 提供 这 意思 的 controlling 外部 循环 接口 硬件 至 go 在-线条
和 止-线条 没有 disturbing 运作 的 这 循环.
dcda/bn,
synia/bn
38, 11 I
频道 一个 (b) 数据 运输车 发现 或者 外部 同步 输入:
这 函数 的 这个 管脚 是
可编程序的. 作 一个 dcd 起作用的-低 输入, 它 acts 作 一个 使能 为 这 接受者 或者 能 是
使用 作 一个 一般 目的 输入 为 这 dcd 函数, 这 duscc 发现 逻辑 水平的
transitions 在 这个 输入 和 能 是 编写程序 至 发生 一个 中断 当 一个 转变
occurs. 作 一个 起作用的-低 外部 同步 输入, 它 是 使用 在 cop 模式 至 获得 character
同步 没有 receipt 的 一个 syn character. 这个 模式 能 是 使用 在 disc 或者
录音带 控制 产品 或者 为 这 optional 字节 定时 含铅的 在 x.21.
rtxdrqa/bn,
gpo1a/bn
34, 15 O
频道 一个 (b) 接受者/传输者 dma 维护 要求 或者 一般 目的
输出:
起作用的-低. 为 half-duplex dma 运作, 这个 输出 indicates 至 这 dma
控制 那 一个 或者 更多 characters 是 有 在 这 接受者 先进先出 (当 这
接受者 是 使能) 或者 那 这 transmit 先进先出 是 不 全部 (当 这 传输者 是 使能).
为 全部-duplex dma 运作, 这个 输出 indicates 至 这 dma 控制 那 数据 是
有 在 这 接受者 先进先出. 在 非-dma 模式, 这个 管脚 是 一个 一般 目的 输出 那
33, 16 O
频道 一个 (b) 传输者 dma 维护 要求, 一般 目的 输出, 或者
要求-至-send:
起作用的-低. 为 全部-duplex dma 运作, 这个 输出 indicates 至 这
dma 控制 那 这 transmit 先进先出 是 不 全部 和 能 接受 更多 数据. 当 不 在
全部-duplex dma 模式, 这个 管脚 能 是 编写程序 作 一个 一般 目的 或者 一个 要求-至
-send 输出, 这个 能 是 asserted 和 negated 下面 程序 控制 (看 详细地
运作).
rtxdaka/bn,
gpi1a/bn
44, 5 I
频道 一个 (b) 接受者/传输者 dma acknowledge 或者 一般 目的 输入:
起作用的-低. 为 half-duplex 单独的 地址 dma 运作, 这个 输入 indicates 至 这
duscc 那 这 dma 控制 有 acquired 这 总线 和 那 这 要求 总线 循环
(读 接受者 先进先出 或者 加载 传输者 先进先出) 是 beginning. 为 全部-duplex 单独的 地址
dma 运作, 这个 输入 indicates 至 这 duscc 那 这 dma 控制 有 acquired
这 总线 和 那 这 要求 读 接受者 先进先出 总线 循环 是 beginning. 因为 这
状态 的 这个 输入 能 是 读 下面 程序 控制, 它 能 是 使用 作 一个 一般 目的
输入 当 不 在 单独的 地址 dma 模式.
txdaka/bn,
gp12a/bn
35, 14 I
频道 一个 (b) 传输者 dma acknowledge 或者 一般 目的 输入:
起作用的-低.
当 这 频道 是 编写程序 为 全部-duplex 单独的 地址 dma 运作, 这个 输入
是 asserted 至 表明 至 这 duscc 那 这 dma 控制 有 acquired 这 总线 和
那 这 要求 加载 传输者 先进先出 总线 循环 是 beginning. 因为 这 状态 的 这个
输入 能 是 读 下面 程序 控制, 它 能 是 使用 作 一个 一般 目的 输入 当
不 在 全部-duplex 单独的 地址 dma 模式.
DTCN 23 I
设备 转移 完全:
起作用的-低. dtcn 是 asserted 用 这 dma 控制 至
起作用的-低, 打开-流. 看 详细地 运作 为 一个 描述 的 这 函数 的
这个 管脚.
rtsa/bn,
synouta/bn
41, 8 O
频道 一个 (b) 同步 发现 或者 要求-至-send:
起作用的-低. 如果 编写程序 作 一个 同步
输出, 它 是 asserted 一个 位 时间 之后 这 指定 同步 character (cop 或者 bisync
模式) 或者 一个 标记 (bop 模式) 是 发现 用 这 接受者. 作 一个 request-to-send
modem 控制 信号, 它 功能 作 描述 先前 为 这 txdrqn/rtsn 管脚.
V
DD
48 I +5v +10% 电源 输入.
24 I
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com