sda 5650/x
半导体 组 9 02.97
在 vps 模式, 这 提取 数据 位 的 tv 线条 非. 16 是 审查 为 biphase errors.
和 非 biphase errors encountered, 这 acquired 字节 是 贮存 在 这 转移
寄存器 至 这
I
2
c 总线. 那 转移 是 signalled 用 一个 h/l 转变 的 这 davn 输出,
作 好.
在 ttx 标头 模式 一个 字节 38-45 和 30-37 是 accessed 在 这个 顺序. 这个 assures
软件 兼容性 至 这 sda 5649. 在 模式 b 字节 22-29 和 14-21 是 accessed
在 这个 顺序.
在 所有 三 运行 模式 数据 是 updated 当 一个 新 数据 线条 有 被 received,
提供 那 这 碎片 是 不 accessed 通过 这
I
2
c 总线 在 这 一样 时间.
一个 微观的 控制 能 读 这 贮存 字节 通过 这
I
2
c-总线 接口 在 任何 时间.
不管怎样, 一个 必须 是 知道 那 这 存储 的 新 数据 从 这 acquisition 接口
是 inhibited 作 长 作 这 pdc 解码器 是 正在 accessed 通过 这
I
2
c 总线.
便条:
在 顺序 至 达到 最大 系统 效能 它 是 推荐 至 开始 这
sda 5650 在 vps 模式 (状态 之后 电源 在) 和 读 这 寄存器 至 审查
whether 线条 16 是 received. 之后 reception 的 vps 数据 inline 16 这 sda 5650
能 是 切换 至 8/30 模式 和 waiting 为 小包装板盒 8/30 数据. 自从 vps 数据
在 线条 16 是 transmitted 每 框架 和 pdc 数据 在 小包装板盒 8/30 是 transmitted
nearly 每 第二 这 recognition 的 两个都 vps 和 8/30 packets 能 是 完毕
在里面 pdc-系统 constraints (关于 1 秒).
2.2
I
2
c 总线
2.2.1 一般 信息
这
I
2
c-总线 接口 执行 在 这 pdc 解码器 是 一个 从动装置 传输者/接受者,
i. e., 两个都 读 从 和 writing 至 这 pdc / vps 解码器 是 可能. 这 时钟 线条
scl 是 控制 仅有的 用 这 总线 主控 通常地 正在 一个 微观的 控制, whereas 这
sda 线条 是 控制 也 用 这 主控 或者 用 这 从动装置. 一个 数据 转移 能 仅有的 是
initiated 用 这 总线 主控 当 这 总线 是 自由, i. e., 两个都 sda 和 scl 线条 是 在 一个
高 状态. 作 一个 一般 rule 为 这
I
2
c 总线, 这 sda 线条 改变 状态 仅有的 当 这
scl 线条 是 低. 这 仅有的 例外 至 那 rule 是 这 开始 情况 和 这 停止
情况. 更远 详细信息 是 给 在下. 这 下列的 abbreviations 是 使用:
开始: 开始 情况 发生 用 主控
作: acknowledge 用 从动装置
am: acknowledge 用 主控
nam: 非 acknowledge 用 主控
停止: 停止 情况 发生 用 主控