8/77
st10r272l - 管脚 描述
ALE 36 O 5T 地址 获得 使能 输出. 能 是 使用 为 闭锁 这
地址 在 外部 记忆 或者 一个 地址 获得 在 这 multi-
plexed 总线 模式.
EA
37 I 5T 外部 进入 使能 管脚. 低 水平的 在 这个 管脚 在 和
之后 重置 forces 这 st10r272l 至 begin 操作指南 execu-
tion 输出 的 外部 记忆. 一个 高 水平的 forces 执行 输出
的 这 内部的 只读存储器. 这 st10r272l 必须 有 这个 管脚 系
至 ‘0’.
port0:
p0l.0–
p0l.7,
p0h.0 -
p0h.7
41 - 48
51 - 58
i/o 5T port0 有 二 8-位 双向的 i/o 端口 p0l 和 p0h. 它 是
位-wise 可编程序的 为 输入 或者 输出 通过 方向 位. 为
一个 管脚 配置 作 输入, 这 输出 驱动器 是 放 在 高-
阻抗 状态.
为 外部 总线 配置, port0 acts 作 地址 (一个)
和 地址/数据 (ad) 总线 在 多路复用 总线 模式 和 作
这 数据 (d) 总线 在 demultiplexed 总线 模式.
port1:
p1l.0–
p1l.7,
p1h.0 -
p1h.7
59- 66
67, 68
71-76
i/o 5T port1 有 二 8-位 双向的 i/o 端口 p1l 和 p1h. 它 是
位-wise 可编程序的 为 输入 或者 输出 通过 方向 位. 为
一个 管脚 配置 作 输入, 这 输出 驱动器 是 放 在 高-
阻抗 状态. port1 acts 作 一个 16-位 地址 总线 (一个) 在
demultiplexed 总线 模式 和 也 之后 切换 从 一个
demultiplexed 总线 模式 至 一个 多路复用 总线 模式.
标识
管脚 号码
(tqfp)
输入 (i)
输出 (o)
Kind
1)
函数
表格 1 管脚 定义
demultiplexed 总线 模式
数据 path 宽度: 8-位 16-位
p0l.0 – p0l.7: d0 – d7 d0 - d7
p0h.0 – p0h.7: i/o d8 - d15
多路复用 总线 模式
数据 path 宽度: 8-位 16-位
p0l.0 – p0l.7: ad0 – ad7 ad0 - ad7
p0h.0 – p0h.7: a8 – a15 ad8 – ad15
1