首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:629518
 
资料名称:SY69952ZC
 
文件大小: 93.98K
   
说明
 
介绍:
OC-3/STS-3 CLOCK RECOVERING TRANSCEIVER
 
 


: 点此下载
  浏览型号SY69952ZC的Datasheet PDF文件第1页
1

2
浏览型号SY69952ZC的Datasheet PDF文件第3页
3
浏览型号SY69952ZC的Datasheet PDF文件第4页
4
浏览型号SY69952ZC的Datasheet PDF文件第5页
5
浏览型号SY69952ZC的Datasheet PDF文件第6页
6
浏览型号SY69952ZC的Datasheet PDF文件第7页
7
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
SY69952
2
Micrel
RSER
±
– 差别的 pecl 输出
recovered 串行 数据. 这些 积极的 ecl 100k 输出
(+5v 关联) 代表 这 recovered 数据 从 这
输入 数据 stream (rin
±
). 这个 recovered 数据 是 排整齐
和 这 recovered 时钟 (rclk
±
) 和 一个 抽样 window
兼容 和 大多数 数据 处理 设备.
RCLK
±
– 差别的 pecl 输出
recovered 时钟. 这些 积极的 ecl 100k 输出 (+5v
关联) 代表 这 recovered 时钟 从 这 输入
数据 stream (rin
±
). 这个 recovered 时钟 是 使用 至 样本
这 recovered 数据 (rser
±
) 和 有 定时 兼容
和 大多数 数据 处理 设备.
lfi – ttl 输出
link 故障 指示信号. 这个 输入 indicates 这 状态 的 这
输入 数据 stream (rin
±
). 它 是 控制 用 三 功能;
这 运输车 发现 (cd) 输入, 这 内部的 转变 探测器,
和 这 输出 的 锁 (ool) 探测器. 这 转变 探测器
确定 如果 rin
±
包含 足够的 transitions 至 是
准确地 recovered 用 这 receive pll. 这 输出 的 锁
探测器 确定 如果 rin
±
是 在里面 这 频率 范围 的
这 receive pll. 当 cd 是 高 和 rin
±
有 sufficient
transitions 和 是 在里面 这 频率 范围 的 这 receive
pll, 这 lfi 输入 将 是 高. 如果 cd 是 在 一个 ecl 低 或者
RIN
±
做 不 包含 sufficient transitions 或者 rin
±
是 外部
这 频率 范围 的 这 receive pll 然后 这 lfi 输出
将 是 低. 如果 cd 是 在 一个 ttl 低 然后 这 lfi 输出 将
仅有的 转变 低 当 这 频率 的 rin
±
是 外部
这 范围 的 这 receive pll.
TOUT
±
– 差别的 pecl 输出
transmit 输出. 这些 积极的 ecl 100k 输出 (+5v
关联) 代表 这 缓冲 版本 的 这 transmit
数据 stream (tser
±
). 这个 transmit path 是 使用 至 引领
弱 输入 信号 和 rebuffer 它们 至 驱动 低 阻抗
铜 媒介.
TCLK
±
– 差别的 pecl 输出
transmit 时钟. 这些 积极的 ecl 100k 输出 (+5v
关联) 提供 这 位 比率 频率 源 为 外部
transmit 数据 处理 设备. 这个 输出 是 synthesized
用 这 transmit pll 和 是 获得 用 乘以 这
refclk 频率 用 第八.
循环 – ttl 输入
循环 后面的 选择. 这个 输入 是 使用 至 选择 这 输入
数据 stream 源 那 这 receive pll 使用 为 时钟
和 数据 恢复. 当 这 循环 输入 是 高, 这
receive 输入 数据 stream (rin
±
) 是 使用 为 时钟 和
数据 恢复. 当 循环 是 低, 这 transmit 输入
数据 stream (tser
±
) 是 使用 用 这 receive pll 为 时钟
和 数据 恢复.
输入
RIN
±
– 差别的 pecl 输入
receive 输入. 这些 建造-在 线条 接受者 输入 是
连接 至 这 差别的 receive 串行 输入 数据 stream.
一个 内部的 receive pll recovers 这 embedded 时钟
(rclk
±
) 和 数据 (rser
±
) 信息. 这 新当选的 数据
比率 能 是 在里面 一个 的 二 频率 范围 取决于
在 这 状态 的 这 模式 管脚.
cd – pecl/ttl 输入
运输车 发现. 这个 输入 控制 这 恢复 函数
的 这 receive pll 和 能 是 驱动 用 这 运输车 发现
输出 从 视力的 modules 或者 从 外部 转变
发现 电路系统. 当 这个 输入 是 在 一个 ecl 高, 这
输入 数据 stream (rin
±
) 是 recovered 正常情况下 用 这
receive pll. 当 这个 输入 是 在 一个 ecl 低, 这
receive pll 非 变长 aligns 至 rin
±
, 但是 instead aligns
和 这 refclkx8 频率. 也, 这 link 故障 指示信号
(lfi) 将 转变 低, 和 这 recovered 数据 输出
(rser) 将 仍然是 低 regardless 的 这 信号 水平的 在
这 receive 数据 stream 输入 (rin). 当 这 cd 输入
是 在 一个 ttl 低 (
0.8v), 这 内部的 转变 发现
电路系统 是 无能.
TSER
±
– 差别的 pecl 输入
transmit 串行 数据. 这些 建造-在 线条 接受者 输入
是 连接 至 这 差别的 transmit 串行 输入 数据
stream. 这些 输入 能 receive 非常 低 振幅 信号
和 是 兼容 和 所有 pecl 信号 水平.
REFCLK
±
– 差别的 pecl/ttl 输入
涉及 时钟. 这个 输入 是 这 时钟 频率
涉及 为 这 时钟 和 数据 恢复 receive pll.
refclk 是 multiplied 内部 用 第八 和 sets 这
近似的 中心 频率 为 这 内部的 receive pll
至 追踪 这 新当选的 位 stream. 这个 输入 是 也 multiplied
用 第八 用 这 频率 乘法器 transmit pll 至 生产
这 位 比率 transmit 时钟 (tclk
±
). refclk 能 是
连接 至 也 一个 差别的 pecl 或者 单独的-结束 ttl
频率 源. 当 也 refclk+ 或者 refclk- 是 在
一个 ttl 低, 这 opposite refclk 信号 变为 一个 ttl
水平的 输入.
输出
ROUT
±
– 差别的 pecl 输出
receive 输出. 这些 积极的 ecl 100k 输出 (+5v
关联) 代表 这 缓冲 版本 的 这 输入 数据
stream (rin
±
). 这个 输出 一双 能 是 使用 为 接受者
输入 数据 equalization 在 铜 为基础 系统, 减少
这 系统 impact 的 数据 依赖 jitter. 所有 pecl 输出
能 是 powered 向下 用 连接 两个都 输出 至 vcc
或者 leaving 它们 两个都 unconnected.
管脚 描述
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com