1996 Jan 23 6
飞利浦 半导体 产品 规格
1.4 ghz i
2
c-总线 控制 synthesizer
TSA5522
函数的 描述
这 设备 是 控制 通过 这 二-线 i
2
c-总线. 为
程序编制, 那里 是 一个 单元 地址 (7 位) 和 这
r/w 位 为 selecting 这 读 或者 这 写 模式.
I
2
c-总线 模式
W
RITE 模式
(r/w = 0); 看 表格 1
数据 字节 能 是 sent 至 这 设备 之后 这 地址
传递 (第一 字节). 四 数据 字节 是 必需的 至
全部地 程序 这 设备. 这 总线 transceiver 有 一个
自动-increment facility 这个 准许 这 程序编制 的
这 设备 在里面 一个 单独的 传递
(地址 + 4 数据 字节).
这 设备 能 也 是 partially 编写程序 供应
那 这 第一 数据 字节 下列的 这 地址 是 分隔物
字节 1 (db1) 或者 控制 字节 (cb). 这 位 在 这 数据
字节 是 定义 在 表格 1. 这 第一 位 的 这 第一 数据
字节 transmitted indicates whether 频率 数据
(第一 位 = 0) 或者 控制 和 端口 数据 (第一 位 = 1) 将
follow. 直到 一个 i
2
c-总线 停止 command 是 sent 用 这
控制, 额外的 数据 字节 能 是 entered 没有 这
需要 至 re-地址 这 设备. 这 频率 寄存器 是
承载 之后 这 8th 时钟 脉冲波 的 这 第二 分隔物
字节 (db2), 这 控制 寄存器 是 承载 之后 这 8th 时钟
脉冲波 的 这 控制 字节 (cb) 和 这 端口 寄存器 是
承载 之后 这 8th 时钟 脉冲波 的 这 端口 字节 (铅).
I
2
c-
总线 地址 选择
这 单元 地址 包含 可编程序的 地址 位
(ma1 和 ma0) 这个 提供 这 possibility 的 having
一些 synthesizers (向上 至 3) 在 一个 系统 用 应用 一个
明确的 电压 在 这 作 输入.
这 relationship 在 ma1 和 ma0 和 这 输入
电压 在 这 作 输入 是 给 在 表格 3.
表格 1
I
2
c-总线 数据 format
便条
1. 不 有 在 16-管脚 设备.
表格 2
描述 的 表格 1
字节 MSB 数据 字节 LSB COMMAND
地址 字节 (adb) 1 1 0 0 0 MA1 MA0 0 一个
分隔物 字节 1 (db1) 0 N14 N13 N12 N11 N10 N9 N8 一个
分隔物 字节 2 (db2) N7 N6 N5 N4 N3 N2 N1 N0 一个
控制 字节 (cb) 1 CP T2 T1 T0 RSA RSB OS 一个
端口 字节 (铅) P7
(1)
P6 P5
(1)
P4
(1)
XP2P1P0 一个
标识 描述
ma1, ma0 可编程序的 地址 位 (看 表格 3)
N14 至 N0 可编程序的 分隔物 位 n = N14
×
2
14
+ N13
×
2
13
+ ... + N1
×
2 + N0
CP 承担-打气 电流; cp = 0 = 50
µ
一个; cp = 1 = 250
µ
一个
T2 至 T0 测试 位 (看 表格 4). 为 正常的 运作 t2 = 0; t1 = 0; t0 = 1
rsa, rsb 涉及 分隔物 比率 选择 位 (看 表格 5)
OS tuning amplifier 控制 位; 为 正常的 运作 os = 0 和 tuning 电压 是 在; 当
OS = 1 tuning 电压 是 止 (高 阻抗)
P2 至 P0 pnp 带宽 转变 缓存区 控制 位
P7 至 P4 npn 打开 集电级 控制 位 当 p
n
= 0 输出 n 是 止; 当 p
n
= 1 输出 n 是 在
X don’t 小心