1996 Jan 23 7
飞利浦 半导体 产品 规格
1.4 ghz i
2
c-总线 控制 synthesizer
TSA5522
表格 3
地址 选择
表格 4
测试 位
表格 5
比率 选择 位
表格 6
带宽 转变 输出 水平
电压 应用 在 作
输入
MA1 MA2
0 至 0.1v
CC1
00
总是 有效的 0 1
0.4v
CC1
至 0.6v
CC1
10
0.9v
CC1
至 v
CC1
11
T2 T1 T0 设备 运作
0 0 1 正常的 模式
0 1 X 承担-打气 是 止
1 1 0 承担-打气 是 sinking 电流
1 1 1 承担-打气 是 sourcing 电流
100f
ref
是 有 在 锁 输出
101
1
⁄
2
f
div
是 有 在 锁 输出
RSA RSB 涉及 分隔物
X 0 640
0 1 1024
1 1 512
P2 P1 P0
电压
在 bs
输出
飞利浦 m/o
带宽
0 1 0 0.25 V 带宽 一个
1 0 0 0.4v
CC1
带宽 B
0 0 1 0.8v
CC1
带宽 C
R
EAD 模式
; r/w = 1 (看 表格 7)
数据 能 是 读 从 这 设备 用 设置 这 r/w 位 至
逻辑 1. 之后 这 从动装置 地址 有 被 公认的, 这
设备 发生 一个 acknowledge 脉冲波 和 这 第一 数据
字节 (状态 字节) 是 transferred 在 这 sda 线条 (msb
第一). 数据 是 有效的 在 这 sda 线条 在 一个 高 水平的 的
这 scl 时钟 信号. 一个 第二 数据 字节 能 是 读 从
这 设备 如果 这 微控制器 发生 一个
acknowledge 在 这 sda 线条 (主控 acknowledge). 终止
的 传递 将 出现 如果 非 主控 acknowledge
occurs. 这 设备 将 然后 释放 这 数据 线条 至 准许
这 微控制器 至 发生 一个 停止 情况. 当
端口 p4 至 p7 是 使用 作 输入, 这 相应的 位
必须
是 逻辑 0 (高 阻抗 状态). 这 por 标记 是
设置 至 逻辑 1 在 电源-在. 这 标记 是 重置 当 一个
终止-的-数据 是 发现 用 这 设备 (终止 的 一个 读
sequence). 控制 的 这 循环 是 制造 可能 和 这
在-锁 标记 (fl) 这个 indicates 当 这 循环 是 锁
(fl = 1).
这 位 i2, 至 i0 代表 这 状态 的 这 i/o 端口
p7, p5 和 p4 各自. 一个 逻辑 0 indicates 一个 低
水平的 和 一个 逻辑 1 indicates 一个 高 水平的
(看 “characteristics”).
一个 建造-在 模数转换器 是 有 在 管脚 p6. 这个 转换器 能 是
使用 至 应用 afc 信息 至 这 微控制器 从
这 如果 部分 的 这 television. 这 relationship 在
这 位 A2 至 a0 是 给 在 表格 8.
表格 7
读 数据 format
注释
1. 一个 = acknowledge.
2. POR = 电源-在-重置 (por = 1 在 电源-在).
3. FL = 在-锁 标记 (fl = 1 当 循环 是 锁).
4. I2 至 I0 = 数字的 水平 为 i/o 端口 p7, p5 和 p4 各自.
5. A2 至 A0 = 数字的 输出 的 这 5-水平的 模数转换器.
字节 MSB 数据 字节 LSB COMMAND
地址 字节 (adb) 11000MA1MA01 一个
(1)
状态 字节 (sb) POR
(2)
FL
(3)
I2
(4)
I1
(4)
I0
(4)
A2
(5)
A1
(5)
A0
(5)
−