1997 Sep 03 6
飞利浦 半导体 产品 规格
低-电源 双 频率 synthesizer
为 无线电 communications
UMA1015AM
表格 2
位 allocation
便条
1. 这 测试 寄存器 应当 不 是 编写程序 和 任何 其它 值 除了 所有 zeros 为 正常的 运作.
表格 3
位 allocation 描述
表格 4
输出-的-锁 选择
第一 寄存器 位 allocation LAST
p1 p2 p3 p4 p5 p6 p7 p8 p9 p10 p11 p12 p13 p14 p15 p16 p17 p18 p19 p20 p21
dt16 dt15 dt14 dt13 dt12 数据 地方 dt4 dt3 dt2 dt1 dt0 地址
X X VDON PO OLA OLB CRA CRB X X sPDA sPDB P3 P2 P1 X X 0 0 0 1
MA16 synthesizer 一个 主要的 分隔物 系数 MA0 0 1 0 0
0 0 0 0 SR R11 涉及 分隔物 系数 R0 0 1 0 1
MB16 synthesizer b 主要的 分隔物 系数 MB0 0 1 1 0
保留 为 测试
(1)
000 0
0 00 000000 0 0 0 00 sPBF 0 0 1 0 0 0
标识 描述
spda, spdb 软件 电源-向下 为 synthesizers 一个 和 b (0 = 电源-向下)
sPBF 软件 电源-在 为 f
xtal
缓存区 (1 = 缓存区 在)
p3, p2, p1 和 p0 位 输出 至 管脚 1, 2, 9 和 19 (1 = 高 阻抗)
VDON 电压 doubler 使能 (1 = doubler 使能)
ola, olb 输出-的-锁 选择; 选择 信号 输出 至 管脚 19 (看 表格 4)
cra, crb 承担 打气 一个/b 电流 至 i
设置
比率 选择 (看 表格 5)
SR 涉及 频率 比率 选择 (看 表格 6)
OLA OLB 输出 在 管脚 19
00P0
0 1 锁 状态 的 循环 b; oolb
1 0 锁 状态 的 循环 一个; oola
1 1 逻辑 或者 函数 的 循环 一个 和 B