1997 Sep 03 7
飞利浦 半导体 产品 规格
低-电源 双 频率 synthesizer
为 无线电 communications
UMA1015AM
表格 5
承担 打气 电流 比率
表格 6
涉及 分隔 比率
电源-向下 模式
这 设备 能 是 powered 向下 也 通过 管脚 hpd
(起作用的 低 = 电源-向下) 或者 通过 这 串行 总线
(位 sPDA 和 spdb, 逻辑 0 = 电源-向下).
cra/crb 电流 在 打气
0I
CP
=12
×
I
设置
1I
CP
=24
×
I
设置
SR SYNTHESIZER 一个 SYNTHESIZER B
0R R
1R 2R
这 synthesizers 是 powered 向上 当 两个都 硬件
和 软件 电源-向下 信号 是 在 逻辑 1. 当
仅有的 一个 synthesizer 是 powered 向下, 这 功能
一般 至 两个都 将 是 maintained (独立 的 这
状态 的 spbf). 当 两个都 synthesizers 是 powered
向下, 这 f
xtal
缓存区 能 是 maintained 在 一个 起作用的 状态
用 设置 spbf 至 逻辑 1. 这个 将 准许 任何 系统 时钟
获得 从 这 f
XTALO
缓冲 输出 至 仍然是 在 在
电源-向下. 便条 那 spbf 是 独立 的 这 状态 的
hpd. 当 两个都 synthesizers 是 切换 止, 这
电压 doubler (如果 使能) 将 仍然是 起作用的 绘画 一个
减少 电流. 一个 内部的 振荡器 将 驱动 这 doubler
在 这个 situation. 如果 两个都 synthesizers 有 被 在 一个
电源-向下 情况, 然后 当 一个 或者 两个都
synthesizers 是 reactivated, 这 涉及 和 主要的
dividers 重新开始 在 此类 一个 方法 作 至 避免 大 随机的
阶段 errors 在 这 阶段 比较器.
限制的 值
在 一致 和 这 绝对 最大 比率 系统 (iec 134).
处理
输入 和 输出 是 保护 相反 静电的 释放 在 正常的 处理. 不管怎样, 至 是 totally safe, 它 是
desirable 至 引领 正常的 预防措施 适合的 至 处理 mos 设备.
标识 参数 最小值 最大值 单位
V
DD1
, v
DD2
直流 范围 的 数字的 电源 供应 电压 和 遵守 至 dgnd
−
0.3 +6.0 V
V
CC
直流 承担 打气 供应 电压 和 遵守 至 agnd
−
0.3 +6.0 V
∆
V
cc-dd
区别 在 电压 在 v
CC
和 v
DD1
, v
DD2
−
0.3 +6.0 V
V
n
直流 电压 在 管脚 1, 2, 5, 6, 8 至 15, 19 和 20 和 遵守 至 dgnd
−
0.3 V
DD1
+ 0.3 V
V
3, 17
直流 电压 在 管脚 3 和 17 和 遵守 至 agnd
−
0.3 V
CC
+ 0.3 V
∆
V
地
区别 在 电压 在 agnd 和 dgnd (这些 管脚 应当 是
连接 一起)
−
0.3 +0.3 V
T
stg
存储 温度
−
55 +125
°
C
T
amb
运行 包围的 温度
−
30 +85
°
C