首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:688529
 
资料名称:TMS320VC33PGE
 
文件大小: 654.33K
   
说明
 
介绍:
DIGITAL SIGNAL PROCESSOR
 
 


: 点此下载
  浏览型号TMS320VC33PGE的Datasheet PDF文件第2页
2
浏览型号TMS320VC33PGE的Datasheet PDF文件第3页
3
浏览型号TMS320VC33PGE的Datasheet PDF文件第4页
4
浏览型号TMS320VC33PGE的Datasheet PDF文件第5页
5

6
浏览型号TMS320VC33PGE的Datasheet PDF文件第7页
7
浏览型号TMS320VC33PGE的Datasheet PDF文件第8页
8
浏览型号TMS320VC33PGE的Datasheet PDF文件第9页
9
浏览型号TMS320VC33PGE的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个

  
sprs087e −二月 1999 − 修订 january 2004
6
邮递 办公室 盒 1443
houston, 德州 77251−1443
终端 功能
终端
类型
描述
情况
名字 QTY
类型
描述
信号 是 z 类型
primary-总线 接口
D31 D0 32 i/o/z
32-位 数据 端口 S H R
D31 D0 32 i/o/z
数据 端口 总线 keepers (看 图示 9) S
A23 A0 24 o/z 24-位 地址 端口 S H R
r/w 1 o/z
/ 写. r/ W是 高 当 一个 读 是 执行 和 低 当 一个 写 是 执行
在 这 并行的 接口.
S H R
STRB 1 o/z strobe. 为 所有 外部-accesses S H
PAGE0
PAGE3
1 o/z 页 strobes. 四 解码 页 strobes 为 外部 进入. S H R
RDY 1 I
准备好. rdyindicates 那 这 外部 设备 是 准备好 为 一个 transaction
completion.
支撑 1 I
支撑. 当 支撑是 一个 逻辑 低, 任何 ongoing transaction 是 完成. a23 a0,
d31−d0, strb
, 和 r / W是 放置 在 这 高-阻抗 状态 和 所有
transactions在 这 primary-总线 接口 是 使保持 直到 支撑
变为 一个 逻辑 高
或者 直到 这 nohold 位 的 这 primary-总线-控制 寄存器 是 设置.
HOLDA 1 o/z
支撑 acknowledge. holda是 发生 在 回馈 至 一个 逻辑-低 在 支撑.
HOLDA
indicates 那 a23−a0, d31−d0, strb, 和 r / W是 在 这 高-阻抗
状态 和 那 所有 transactions 在 这 总线 是 使保持. holda
是 高 在 回馈 至
一个 逻辑-高 的 支撑
或者 这 nohold 位 的 这 primary-总线-控制 寄存器 是 设置.
S
控制 信号
重置 1 I
重置.当 重置是 一个 逻辑 低, 这 设备 是 在 这 重置 情况. 当 重置
变为 一个 逻辑 高, 执行 begins 从 这 location 指定 用 这 重置
vector.
EDGEMODE 1 I 边缘 模式. 使能 中断 边缘 模式 发现.
INT3 INT0 4 I 外部 中断
IACK 1 o/z
中断acknowledge. iack是 发生 用这 iack 操作指南. iack能 是 使用
至 表明 当 一个 部分 的 代号 是 正在 executed.
S
MCBL / MP 1 I microcomputer bootloader / 微处理器 模式-选择
SHZ 1 I
关闭高 阻抗. 当 起作用的, shzplaces 所有 管脚 在 这 高-阻抗
状态. shz
能 是 使用 为 板-水平的 测试 或者 至 确保 那 非 双-驱动
情况出现.
提醒:
一个 低 在 shz
corrupts 这 设备 记忆 和 寄存器
内容.重置 这 设备 和 shz
高 至 restore 它 至 一个 知道 运行情况.
xf1, xf0 2 i/o/z
外部 flags. xf1 和 xf0 是 使用 作 一般-目的 i /os 或者 至 支持
interlocked 处理器 操作指南.
S R
串行 端口 0 信号
CLKR0 1 i/o/z 串行端口 0 receive 时钟. clkr0 是 这 串行 变换 时钟 为 这 串行 端口 0 接受者. S R
CLKX0 1 i/o/z
串行 端口 0 transmit 时钟. clkx0 是 这 串行 变换 时钟 为 这 串行 端口 0
传输者.
S R
DR0 1 i/o/z 数据-receive. 串行 端口 0 receives 串行 数据 在 dr0. S R
DX0 1 i/o/z 数据-transmit 输出. 串行 端口 0 transmits 串行 数据 在 dx0. S R
FSR0 1 i/o/z
框架-同步脉冲波 为 receive. 这 fsr0 脉冲波 initiates 这 数据-receive
处理 使用 dr0.
S R
FSX0 1 i/o/z
框架-同步脉冲波 为 transmit. 这 fsx0 脉冲波 initiates 这 数据-transmit
处理 使用 dx0.
S R
i = 输入, o = 输出, z = 高-阻抗 状态
s = shz
起作用的, h = 支撑起作用的, r = 重置起作用的
§
推荐 解耦. 四 0.1
µ
f 为 cv
DD
和 第八 0.1
µ
f 为 dv
DD
.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com