sprs087e −二月 1999 − 修订 january 2004
7
邮递 办公室 盒 1443
•
houston, 德州 77251−1443
终端 功能 (持续)
终端
类型
†
描述
情况
当
名字 QTY
类型
†
描述
当
信号 是 z 类型
‡
计时器 信号
TCLK0 1 i/o/z
计时器 时钟 0. 作 一个 输入, tclk0 是 使用 用 计时器 0 至 计数 外部 脉冲. 作
一个 输出, tclk0 输出 脉冲 发生 用 计时器 0.
S R
TCLK1 1 i/o/z
计时器 时钟 1. 作 一个 输入, tclk1 是 使用 用 计时器 1 至 计数 外部 脉冲. 作
一个 输出, tclk1 输出 脉冲 发生 用 计时器 1.
S R
供应 和 振荡器 信号
H1 1 o/z 外部 h1 时钟 S
H3 1 o/z 外部 h3 时钟 S
CV
DD
8 I
+V
DD
. 专心致志的 1.8-v 电源 供应 为 这 核心 cpu. 所有 必须 是 连接 至
一个 一般 供应 平面.
§
DV
DD
16 I
+V
DD
. 专心致志的 3.3-v 电源 供应 为 这 i/o 管脚. 所有 必须 是 连接 至 一个
一般 供应 平面.
§
V
SS
18 I 地面. 所有 grounds 必须 是 连接 至 一个 一般 地面 平面.
PLLV
DD
1 I 内部 分开的 pll 供应. 连接 至 cv
DD
(1.8 v)
PLLV
SS
1 I 内部 分开的 pll 地面. 连接 至 v
SS
EXTCLK 1 I
外部 时钟. 逻辑 水平的 兼容 时钟 输入. 如果 这 xin/xout 振荡器 是
使用, 系 这个 管脚 至 地面.
XOUT 1 O
时钟 输出.输出 从 这 内部的-结晶 振荡器. 如果一个 结晶 是 不 使用, xout
应当 是 left unconnected.
XIN 1 I
时钟 在. 内部的-振荡器 输入 从 一个 结晶. 如果 extclk 是 使用, 系 这个 管脚 至
地面.
clkmd0,
CLKMD1
2 I 时钟 模式 选择 管脚
rsv0 − rsv1 2 I 保留. 使用 单独的 pullups 至 dv
DD
.
jtag emulation
EMU1 −EMU0 2 i/o emulation 管脚 0 和 1, 使用 单独的 pullups 至 dv
DD
TDI 1 I 测试 数据 输入
TDO 1 O 测试 数据 输出
TCK 1 I 测试 时钟
TMS 1 I 测试 模式 选择
TRST 1 I 测试 重置
†
i = 输入, o = 输出, z = 高-阻抗 状态
‡
s = shz
起作用的, h = 支撑起作用的, r = 重置起作用的
§
推荐 解耦. 四 0.1
µ
f 为 cv
DD
和 第八 0.1
µ
f 为 dv
DD
.