sprs075d – october 1998 – 修订 将 2000
6
邮递 办公室 盒 1443
•
houston, 德州 77251–1443
终端 功能
这 终端 功能 表格 lists 各自 信号, 函数, 和 运行 模式(s) grouped 用 函数.
终端 功能
终端
i/o
†
描述
终端
名字
i/o
†
描述
数据 信号
A22 (msb)
A21
A20
A19
A18
A17
A16
A15
A14
A13
A12
A11
A10
A9
A8
A7
A6
A5
A4
A3
A2
A1
A0 (lsb)
o/z 并行的 地址 总线 a22 [most 重大的 位 (msb)] 通过 a0 [least 重大的 位 (lsb)]. 这 十六 lsb
线条, a0 至a15, 是 多路复用 至 地址 外部 记忆 (程序, 数据) 或者 i/o. 这 七 msb lines, a16
至 a22, 地址 外部 程序 空间 记忆. a22–a0 是 放置 在 这 高-阻抗 状态 在 这 支撑
模式. a22–a0 也 变得 在 这 高-阻抗 状态 当 止
是 低.
这 地址 总线 有 一个 总线 holder 特性 那 排除 被动的 组件 和 这 电源 消耗
有关联的和 它们. 这 总线 holder keeps 这 地址 总线 在 这 previous 逻辑 水平的 当 这 总线 变得 在
一个 高-阻抗 状态.
D15 (msb)
D14
D13
D12
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0 (lsb)
i/o/z 并行的 数据 总线 d15 (msb) 通过 d0 (lsb). d15–d0 是 多路复用 至 转移 数据 在 这 核心 cpu
和 外部 数据/程序 记忆 或者 i/o 设备. d15–d0 是 放置 在 高-阻抗 状态 当 不
outputting 数据 或者 当 rs
或者 支撑是 asserted. d15–d0 也 变得 在 这 高-阻抗 状态 当 止
是 低.
这 数据 总线 有 一个 总线 holder 特性 那 排除 被动的 组件 和 这 电源 消耗 有关联的
和 它们. 这 总线 holder keeps 这 数据 总线 在 这 previous 逻辑 水平的 当 这 总线 变得 在 一个
高-阻抗 状态. 这 总线 holders 在 这 数据 总线 能 是 使能/无能 下面 软件 控制.
†
i = 输入, o = 输出, z = 高-阻抗, s = 供应