max1294/max1296
420ksps, +5v, 6-/2-频道, 12-位 adcs
和 +2.5v 涉及 和 并行的 接口
8 _______________________________________________________________________________________
管脚 描述 (持续)
管脚
MAX1296
REF
2125
MAX1294
名字
bandgap 涉及 缓存区 输出/外部 涉及 输入. 增加 一个 4.7µf 电容
至 地 当 使用 这 内部的 涉及.
函数
26 22 V
DD
相似物 +5v 电源 供应. 绕过 和 一个 0.1µf 电容 至 地.
27 23 D11 三-状态 数字的 输出 (d11)
28 24 D10 三-状态 数字的 输出 (d10)
_______________详细地 描述
转换器 运作
这 max1294/max1296 adcs 使用 一个 successive-approx-
imation (sar) 转换 技巧 和 一个 输入
追踪/支撑 (t/h) 平台 至 转变 一个 相似物 输入 信号 至
一个 12-位 数字的 输出. 这个 输出 format 提供 容易
接口 至 标准 微处理器 (µps). 图示 2
显示 这 simplified 内部的 architecture 的 这 max1294/
max1296.
t/h
三-状态, 双向的
i/o 接口
12
17k
12
successive-
APPROXIMATION
寄存器
承担 redistribution
12-位 dac
时钟
相似物
输入
多路调制器
控制 逻辑
&放大;
LATCHES
REF REFADJ
1.22v
涉及
D0–D11
12-位 数据 总线
(ch5)
(ch4)
(ch3)
(ch2)
CH1
CH0
COM
CLK
CS
( ) 是 为 max1294 仅有的.
WR
RD
INT
V
DD
地
MAX1294
MAX1296
一个
V
=
2.05
竞赛
图示 2. simplified 函数的 图解