xr68c92/192
8
rev. p1.10
图示 1: 结晶 连接
交流 途径 一个 和 b
各自 交流 频道 包含 一个 全部-duplex
异步的 接受者/传输者 (uart). 这 operat-
ing 频率 为 各自 接受者 和 各自 传输者 能
是 选择 independently 从 这 波特-比率 genera-
tor, 这 c/t, 或者 从 一个 外部 时钟. 这 传输者
accepts 并行的 数据 从 这 cpu, converts 它 至 一个
串行 位 stream, inserts 这 适合的 开始, 停止, 和
optional parity 位, 和 输出 一个 composite 串行
stream 的 数据 在 这 tx 输出 管脚. 这 接受者
accepts 串行 数据 在 这 rx 管脚, converts 这个 串行
输入 至 并行的 format, checks 为 一个 开始 位, 停止 位,
parity 位 (如果 任何), 或者 破裂 情况, 和 transfers 一个
聚集 character 至 这 cpu 在 读 opera-
tions.
输入 端口
这 cpu 读 这 输入 至 这个 6-位 端口 (ip0 通过
ip5). 高 或者 低 输入 至 这 输入 端口 结果 在 这
cpu 读 一个 逻辑 一个 或者 逻辑 零, 各自.
各自 输入 端口 位 也 有 一个 alternate 控制 函数
能力. 这 alternate 功能 能 是 使能/
无能 在 一个 位-用-位 基准.
1
四 改变-的-状态 detectors 是 有关联的 和
输入 ip0, ip1, ip2, 和 ip3. 如果 一个 high-to-low 或者 low-to-
高 转变 occurs 在 任何 的 这些 输入 和 这
新 水平的 是 稳固的 为 更多 比 25 至 50 microsec-
onds (最好的-至-worst 情况 时间), 这 相应的 位
在 这 输入 端口 改变 寄存器 (ipcr) 将 是 设置. 这
抽样 时钟 的 这 改变 detectors 是 这 xtal1/
96 tap 的 这 波特-比率 发生器, 这个 是 38.4khz 如果
xtal1 是 3.6864mhz. 一个 新 输入 水平的 必须 是
抽样 在 二 consecutive 样本 clocks 至 pro-
duce 一个 改变 发现. 也, 用户 能 程序 这
xr68c92/192 至 准许 一个 改变 的 状态 至 发生
一个 中断 至 这 cpu. 这 ipcr 位 是 cleared
当 这 cpu 读 这 寄存器.
输出 端口
这 8 输出 端口 管脚 能 也 是 使用 作 一个 一般-
目的 输出 端口 或者 能 是 控制 使用 内部的
寄存器 至 发生 信号 representing 各种各样的 con-
ditions. 有关联的 和 这 输出 端口 是 一个 输出 端口
寄存器 (opr) 那 能 是 位-wise 编写程序. 一个 位
是 设置 (logical 1) 用 performing 一个 写 运作 在
地址 0xe 和 这 数据 having 那 位-location 至 是
1 (0 意思 非 改变). similarly, 一个 位 是 重置 (logical
0) 用 performing 一个 写 运作 在 地址 0xf 和
这 数据 having 那 位-location 作 1 (0 意思 非
改变). 不管怎样, 它 是 至 是 指出 那 这 输出 是
complements 的 这 数据 包含 在 这 opr (eg.,
0x05 在 opr 的确 意思 0xfa 在 这 输出 管脚).
besides 一般-目的 输出, 这 输出 能 是
individually assigned 明确的 auxiliary 功能 serv-
ing 这 交流 途径. 这 分派 是
accomplished 用 appropriately 程序编制 这
频道 一个 和 b 模式 寄存器 (mr0a, mr0b,
mr1a, mr1b, mr2a, 和 mr2b) 和 这 输出 端口
配置 寄存器 (opcr).
便条: 这 条款 assertion 和 negation 将 是 使用
extensively 至 避免 confusion 当 dealing 和 一个
mixture 的 “active low” 和 “active high” 信号. 这
期 assert 或者 assertion indicates 那 一个 信号 是 起作用的
或者 真实, 独立 的 whether 那 水平的 是 repre-
sented 用 一个 高 或者 低 电压. 这 期 negate 或者
negation indicates 那 一个 信号 是 inactive 或者 false.
结晶 输入 (xtal2)
如果 一个 结晶 是 使用, 它 是 连接 在 xtal1 和
这个 输入, 在 这个 情况 一个 电容 的 大概 15
至 33pf 应当 是 连接 从 这个 管脚 至 地面. 如果
一个 外部 cmos-水平的 时钟 是 使用, 这个 管脚 必须 是
left 打开.
-重置 (重置)
这 xr68c92/192 能 是 重置 用 asserting 这 -
X1
3.6863mhz
C1
22p F
C2
33p F
XTAL1 XTAL2