cy7c4425/4205/4215
cy7c4225/4235/4245
6
t
PAFsynch
时钟 至 可编程序的 almost-全部 标记
(同步的 模式, v
CC
/smode系 至 v
SS
)
8 10 15 20 ns
t
PAEasynch
时钟 至 可编程序的 almost-empty 标记
[12]
(异步的 模式, v
CC
/smode系 至 v
CC
)
12 16 20 25 ns
t
PAEsynch
时钟 至 可编程序的 almost-全部 标记
(同步的 模式, v
CC
/smode系 至 v
SS
)
8 10 15 20 ns
t
HF
时钟 至 half-全部 标记 12 16 20 25 ns
t
XO
时钟 至 expansion 输出 7 10 15 20 ns
t
XI
expansion 在 脉冲波 宽度 3 6.5 10 14 ns
t
XIS
expansion 在设置-向上 时间 4.5 5 10 15 ns
t
SKEW1
skew 时间 在 读 时钟 和 写
时钟 为 全部 标记
5 6 10 12 ns
t
SKEW2
skew 时间 在 读 时钟 和 写
时钟 为 empty 标记
5 6 10 12 ns
t
SKEW3
skew 时间 在 读 时钟 和 写
时钟 为 可编程序的 almost empty 和 pro-
grammable almost 全部 flags.
10 15 18 20 ns
切换 特性
在 这 operating 范围 (持续)
参数 描述
7c42x5-10 7c42x5-15 7c42x5-25 7c42x5-35
最小值 最大值 最小值 最大值 最小值 最大值 最小值 最大值 单位
切换 波形
注释:
10. 脉冲波 widths 较少 比 最小 值 是 不 允许.
11. 值 有保证的 用 设计, 不 目前 测试.
12.
PAF 一个sy nch
, t
PAEasynch
, 之后 程序 寄存器 写 将 不 是 有效的 直到 5 ns + t
PA F(E)
.
13. t
SKEW1
是 这 最小 时间 在 一个 rising rclk 边缘 和 一个 rising wclk 边缘 至 保证 那 ff将 go 高 在 这 电流 时钟 循环. 如果 这 时间 在 这
rising 边缘 的 rclk 和 这 rising 边缘 的 wclk 是 较少 比 t
SKEW1
, 然后 ff将 不 改变 状态 直到 这 next wclk 边缘.
写 循环 定时
t
CLKH
t
CLKL
非 运作
t
DS
t
SKEW1
t
ENS
WEN
t
CLK
t
DH
t
WFF
t
WFF
t
ENH
WCLK
D
0
–D
17
FF
REN
RCLK
42X5–6
[13]