飞利浦 半导体 产品 规格
74LVC163
presettable 同步的 4-位 二进制的 计数器;
同步的 重置
1998 将 20
4
函数的 图解
并行的 加载
电路系统
二进制的
计数器
34 56
TC 15
14 13 12 11
Q
0
Q
1
Q
2
Q
3
1
MR
2CP
7
D
0
D
1
D
2
D
3
CEP
CET
10
PE9
SY00068
状态 图解
8
7
6
5
4
12 11 10 9
13
14
15
0 1 2 3
SF00664
函数 表格
运行
输入 输出
模式
MR CP CEP CET PE Dn Qn TC
重置 (clear) l
↑
X X X X L L
并行的 加载
h
↑
X X l l L L
并行的 加载
h
↑
X X l h H *
计数 h
↑
h h h X 计数 *
支撑 h X l X h X q
n
*
(做 nothing) h X X l h X q
n
L
注释:
* = 这 tc 输出 是 高 当 cet 是 高 和 这 计数器
是 在 终端 计数 (hhhh)
H = 高 电压 水平的
h = 高 电压 水平的 一个 建制 时间 较早的 至 这 低-至-高
时钟 转变
L = 低 电压 水平的
l = 低 电压 水平的 一个 建制 时间 较早的 至 这 低-至-高
时钟 转变
q = 更小的 情况 letters 表明 这 状态 的 这 关联
输出 一个 建制 时间 较早的 至 这 低-至-高 时钟
转变
X = don’t 小心
↑
= 低-至-高 时钟 转变
典型 定时 sequence
CP
PE
TC
MR
INHIBITCOUNT
CEP
CET
D0
D2
D1
D3
Q0
Q2
Q1
Q3
重置 PRESET
12 13 14 15 0 1 2
SY00069
典型 定时 sequence: 重置 输出 至 零; preset 至 二进制的
twelve; 计数 至 thirteen, fourteen, fifteen, zero, one, 和 two;
inhibit