max537_m
便条 2:
有保证的 用 设计.
便条 3:
串扰 是 定义 作 这 glitch 活力 在 任何 dac 输出 在 回馈 至 一个 全部-规模 步伐 改变 在 任何 其它 dac
.
便条 4:
数字的 输入 在 2.4v; 和 数字的 输入 在 cmos 水平, i
DD
减少 slightly.
便条 5:
所有 输入 信号 是 指定 和 t
R
= t
F
≤
5ns. 逻辑 输入 摆动 是 0v 至 5v.
便条 6:
串行 数据 clocked 输出 的 sdo 在 sck’s 下落 边缘. (sdo 是 一个 打开-流 输出 为 这 max536. 这 max537’s sdo
管脚 有 一个 内部的 起作用的 拉-向上.)
便条 7:
串行 数据 clocked 输出 的 sdo 在 sck’s rising 边缘.
便条 10:
当 无能, sdo 是 内部 牵引的 高.
max536/max537
校准, 四方形, 12-位
电压-输出 dacs 和 串行 接口
_______________________________________________________________________________________ 7
参数 标识 情况 最小值 典型值 最大值 单位
CS
下降 至 sdo 使能
t
DV
C
加载
= 50pf
max537_c/e 75 140
ns
max537_m 170
CS
上升 至 sdo 使不能运转
(便条 10)
t
TR
C
加载
= 50pf
max537_c/e 70 130
ns
max537_m 165
LDAC
脉冲波 宽度 高
t
LDAC
max537_c/e 50
ns
max537_m 70
CS
脉冲波 宽度 高
t
CSW
max537_c/e 100
ns
125
电的 characteristics—max537 (持续)
(v
DD
= +5v, v
SS
= -5v, refab/refcd = 2.5v, agnd = dgnd = 0v, r
L
= 5k
Ω
, c
L
= 100pf, t
一个
= t
最小值
至 t
最大值
, 除非
否则 指出. 典型 值 是 在 t
一个
= +25°c.)
sck 上升 至
CS
下降 延迟
t
CS0
持续的 sck,
sck 边缘 ignored
max537_c/e 35
ns
max537_m 40
CS
上升 至 sck 上升
支撑 时间
t
CS1
sck 边缘 ignored
max537_c/e 35
ns
max537_m 40