ics601-01
低 阶段 噪音 时钟 乘法器
mds 601-01 g
4 修订 090800 打印 11/14/00
整体的 电路 系统, 公司 • 525 race 街道 • san jose •ca•95126• (408) 295-9800tel • www.icst.com
参数 情况 最小 典型 最大 单位
绝对 最大 比率 (便条 1) 绝对 最大 比率 (便条 1)
供应 电压, vdd 关联 至 地 7 V
输入 和 时钟 输出 关联 至 地 -0.5 vdd+0.5 V
包围的 运行 温度 0 70 °C
包围的 运行 温度, i 版本 工业的 温度 -40 85 °C
焊接 温度 最大值 的 10 秒 260 °C
存储 温度 -65 150 °C
直流 特性 (vdd = 3.3 v 除非 指出)直流 特性 (vdd = 3.3 v 除非 noted)
运行 电压, vdd 3.0 5.5 V
输入 高 电压, vih, x1/iclk 管脚 仅有的 便条 3 (vdd/2)+1 V
输入 低 电压, vil, x1/iclk 管脚 仅有的 便条 3 (vdd/2)-1 V
输入 高 电压, vih 2 V
输入 低 电压, vil 0.8 V
输出 高 电压, voh, cmos 水平的 ioh=-4ma vdd-0.4 V
输出 高 电压, voh ioh=-12ma 2.4 V
输出 低 电压, vol IOL=12mA 0.4 V
运行 供应 电流, idd 非 加载, 125 mhz 22 30 毫安
短的 电路 电流 各自 输出 ±40 ±60 毫安
输入 电容 oe, 选择 管脚 5 pF
交流 特性 (vdd = 3.3 v 除非 指出)交流 特性 (vdd = 3.3 v 除非 noted)
输入 频率 10 27 MHz
输出 频率 在 3.3v 或者 5v 156 MHz
输出 时钟 上升 时间 0.8 至 2.0v, 非 加载 1.5 ns
输出 时钟 下降 时间 0.8 至 2.0v, 非 加载 1.5 ns
输出 时钟 职责 循环 在 vdd/2 45 50 55 %
最大 绝对 jitter, 短的 期, 125 mhz 非 加载, ref 止 ±50 ±75 ps
最大 jitter, 一个 sigma, 125 mhz (x5) 非 加载, ref 止 18 25 ps
阶段 噪音, 相关的 至 运输车, 125 mhz (x5) 100 hz 补偿 -105 -108 dbc/hz
阶段 噪音, 相关的 至 运输车, 125 mhz (x5) 1 khz 补偿 -120 -123 dbc/hz
阶段 噪音, 相关的 至 运输车, 125 mhz (x5) 10 khz 补偿 -128 -132 dbc/hz
阶段 噪音, 相关的 至 运输车, 125 mhz (x5) 100 khz 补偿 -121 -125 dbc/hz
电的 规格
注释: 1. 压力 在之外 那些 列表 下面 绝对 最大 比率 可以 导致 永久的 损坏 至 这 设备. prolonged
暴露 至 水平 在之上 这 运行 限制 但是 在下 这 绝对 maximums 将 影响 设备 可靠性.
2. 这 阶段 relationship 在 输入 和 输出 能 改变 在 电源 向上. 为 一个 fixed 阶段 relationship, 看 这 ics570
或者 ics670.
3. 切换 occurs nominally 在 vdd/2.