7.2 8
idt71256 s/l
cmos 静态的 内存 256k (32k x 8-位) 军队 和 商业的 温度 范围
定时 波形 的 写 循环 非. 1 (
我们
我们
控制 定时)
(1, 2, 3, 5, 7)
定时 波形 的 写 循环 非. 2 (
CS
CS
控制 定时)
(1, 2, 3, 5)
注释:
1.
我们
或者
CS
必须 是 高 在 所有 地址 transitions.
2. 一个 写 occurs 在 这 overlap 的 一个 低
CS
和 一个 低
我们
.
3. t
WR
是 量过的 从 这 早期 的
CS
或者
我们
going 高 至 这 终止 的 这 写 循环.
4. 在 这个 时期, i/o 管脚 是 在 这 输出 状态 所以 那 这 输入 信号 必须 不 是 应用.
5. 如果 这
CS
低 转变 occurs 同时发生地 和 或者 之后 这
我们
低 转变, 这 输出 仍然是 在 一个 高-阻抗 状态.
6. 转变 是 量过的
±
200mv 从 稳步的 状态.
7. 如果
OE
是 低 在 一个
我们
控制 写 循环, 这 写 脉冲波 宽度 必须 是 这 大 的 t
WP
或者 (t
WHZ
+ t
DW
) 至 准许 这 i/o 驱动器 至 转变 止 和 数据
至 是 放置 在 这 总线 为 这 必需的 t
DW
. 如果
OE
是 高 在 一个
我们
控制 写 循环, 这个 必要条件 做 不 应用 和 这 写 脉冲波 能
是 作 短的 作 这 spectified t
wp.
为 一个
CS
控制 写 循环,
OE
将 是 低 和 非 降级 至 t
CW
.
CS
2946 drw 10
t
AW
t
WR
t
DW
数据
在
地址
t
WC
我们
t
WP
数据
输出
t
WHZ
t
OW
(4)
(7)
t
作
(6)
(4)
t
OHZ
(6)
OE
t
DH
t
CS
2946 drw 11
t
AW
t
DW
数据
在
地址
t
WC
我们
t
CW
t
DH2
t
作
t
WR
(7)