áç
áçáç
áç
ST16C2450
rev. 4.0.0
2.97v 至 5.5v duart
5
管脚 类型: i=输入, o=输出, io= input/output, od=output 打开 drain.
DSRB# 25 20 I uart 频道 b 数据-设置-准备好 (起作用的 低) 或者 一般 目的 输入.
这个 输入 应当 是 连接 至 vcc 当 不 使用. 这个 输入 有
非 效应 在 这 uart.
CDB# 21 16 I uart 频道 b 运输车-发现 (起作用的 低) 或者 一般 目的 输入.
这个 输入 应当 是 连接 至 vcc 当 不 使用. 这个 输入 有
非 效应 在 这 uart.
RIB# 26 21 I uart 频道 b 环绕-指示信号 (起作用的 低) 或者 一般 目的 输入.
这个 输入 应当 是 连接 至 vcc 当 不 使用. 这个 输入 有
非 效应 在 这 uart.
OP2B# 15 9 O 输出 端口 2 频道 b - 这 输出 状态 是 定义 用 这 用户 和
通过 这 软件 设置 的 mcr[3]. intb 是 设置 至 这 起作用的 模式
和 op2b# 输出 至 一个 逻辑 0 当 mcr[3] 是 设置 至 一个 逻辑 1. intb 是
设置 至 这 三 状态 模式 和 op2b# 至 一个 逻辑 1 当 mcr[3] 是 设置
至 一个 逻辑 0. 这个 输出 应当 不 是 使用 作 一个 一般 输出 else 它
将 disturb 这 intb 输出 符合实际. 如果 它 是 不 使用, leave 它 uncon-
nected.
ancillary 信号
XTAL1 18 13 I 结晶 或者 外部 时钟 输入.
XTAL2 19 14 O 结晶 或者 缓冲 时钟 输出.
重置 39 36 I 重置 (起作用的 高) - 一个 变长 比 40 ns 逻辑 1 脉冲波 在 这个 管脚 将
重置 这 内部的 寄存器 和 所有 输出. 这 uart 传输者 输出-
放 将 是 使保持 在 逻辑 1, 这 接受者 输入 将 是 ignored 和 输出
是 重置 在 重置 时期.
VCC 44 42 Pwr 2.97v 至 5.5v 电源 供应. 所有 输入 是 5v tolerant 为 设备 和
顶 标记 的 "a2 yyww" 和 newer.
地 22 17 Pwr 电源 供应 一般, 地面.
n.c. 1, 12, 23,
34
6, 12, 18,
24, 25, 31,
37, 43
- 非 连接. 这些 管脚 是 打开, 但是 典型地, 应当 是 con-
nected 至 地 为 好的 设计 实践.
管脚 描述
N
AME
44-plcc
P
在
#
48-tqfp
P
在
#
T
YPE
D
ESCRIPTION