首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:920475
 
资料名称:AD7884AN
 
文件大小: 319K
   
说明
 
介绍:
LC2MOS 16-Bit, High Speed Sampling ADCs
 
 


: 点此下载
  浏览型号AD7884AN的Datasheet PDF文件第4页
4
浏览型号AD7884AN的Datasheet PDF文件第5页
5
浏览型号AD7884AN的Datasheet PDF文件第6页
6
浏览型号AD7884AN的Datasheet PDF文件第7页
7

8
浏览型号AD7884AN的Datasheet PDF文件第9页
9
浏览型号AD7884AN的Datasheet PDF文件第10页
10
浏览型号AD7884AN的Datasheet PDF文件第11页
11
浏览型号AD7884AN的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ad7884/ad7885
rev. c
–8–
这 必需的 +3 v 涉及 是 获得 从 这 ad780 和
缓冲 用 这 高-速 放大器 a3 (ad845, ad817 或者
相等的). a4 是 一个 统一体 增益 反相器 这个 提供 这 –3 v
负的 涉及. 这 增益 设置 电阻器 是 在-碎片 和
是 工厂 修整 至 确保 准确的 追踪 的 v
REF+
. 图示
6 显示 a3 和 a4 作 ad845s 或者 ad817s. 这些 有 这 能力
至 respond 至 这 迅速 changing 涉及 输入 阻抗.
电路 描述
相似物 输入 部分
这 相似物 输入 部分 的 这 ad7884/ad7885 是 显示 在
图示 7. 它 包含 两个都 这 输入 信号 conditioning 和
样本-和-支撑 放大器. 便条 那 这 相似物 输入 是 truly
benign. 当 sw1a 变得 打开 电路 至 放 这 sha 在 这
支撑 模式, sw1b 是 关闭. 这个 意思 那 这 输入 resis-
tors, r1 和 r2 是 总是 连接 至 也 模拟的 地面
或者 真实 地面.
±
5v f
r2 5k
r1 3k
r3 3k
C1
SW1a
A1
±
5v s
±
3v f
±
3v s
r4 4k
r6 2k
r5 4k
至 residue
放大器 a2
9-位
模数转换器
V
REF–
SW1b
图示 7. ad7884/ad7885 相似物 输入 部分
当 这
±
3 v
s 和
±
3 v
f 输入 是 系 至 0 v, 这 在-
放 部分 有 一个 增益 的 –0.6 和 transforms 一个 输入 信号
±
5 伏特 至 这 必需的
±
3 伏特. 当 这
±
5 v
s 和
±
5 v
f 输入 是 grounded, 这 输入 部分 有 一个 增益 的
–1 和 所以 这 相似物 输入 范围 是 now
±
3 伏特. 电阻器 r4
和 r5, 在 这 放大器 输出, 更远 情况 这
±
3 伏特
信号 至 是 0 至 –3 伏特. 这个 是 这 必需的 输入 为 这 9-位
一个/d 转换器 部分.
和 sw1a 关闭, 这 输出 的 a1 跟随 这 输入 (这
样本-和-支撑 是 在 这 追踪 模式). 在 这 rising 边缘 的
CONVST
脉冲波, sw1a 变得 打开 电路, 和 电容 c1
holds 这 电压 在 这 输出 的 a1. 这 样本-和-
支撑 是 now 在 这 支撑 模式. 这 aperture 延迟 时间 为 这
样本-和-支撑 是 nominally 50 ns.
一个/d 转换器 部分
这 ad7884/ad7885 使用 一个 二-通过 flash 技巧 在 顺序
至 达到 这 必需的 速 和 决议. 当 这
CONVST
控制 输入 变得 从 低 至 高, 这 样本-和-支撑 放大器-
fier 变得 在 这 支撑 模式 和 一个 0 v 至 –3 v 信号 是 前-
sented 至 这 输入 的 这 9-位 模数转换器. 这 第一 阶段 的
转换 发生 这 9 msbs 的 这 16-位 结果 和 trans-
fers 这些 至 这 获得 和 alu 结合体. 它们 是 也 喂养
后面的 至 这 9 msbs 的 这 16-位 dac. 这 7 lsbs 的 这
dac 是 permanently 承载 和 0s. 这 dac 输出 是 sub-
tracted 从 这 相似物 输入 和 这 结果 正在 amplified
和 补偿 在 这 residue 放大器 部分. 这 信号 在 这
输出 的 a2 是 均衡的 至 这 错误 在 这 第一 阶段
结果 和 这 真实的 相似物 输入 信号 和 是 digitized 在 这
第二 转换 阶段. 这个 第二 阶段 begins 当 这
16-位 dac 和 这 residue 错误 放大器 有 两个都 settled.
第一, sw2 是 转变 止 和 sw3 是 转变 在. 然后, 这 sha
部分 的 这 residue 放大器 变得 在 支撑 模式. next
sw2 是 转变 止 和 sw3 是 转变 在. 这 9-位 结果 是
transferred 至 这 输出 获得 和 alu. 一个 错误 纠正 al-
gorithm now compensates 为 这 补偿 inserted 在 这 residue
放大器 部分 和 errors introduced 在 这 第一 通过 变换器-
sion 和 结合 两个都 结果 至 给 这 16-位 answer.
9
9
V
REF–
2k
4k
4k
R4
R5
SW2
SW3
R6
A2
9-位
模数转换器
获得
+
ALU
16
0 至 –3v
±
3v 信号
从 输入
SHA
16-位
精确
DAC
v s
REF+
REF+
v f
V
REF–
V
INV
R7
2k
R8
2k
9
+3V –3V
residue 放大
+
SHA
图示 8. 一个/d 转换器 部分
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com