MC14490
http://onsemi.com
6
图示 4. 典型 “form a” 联系 debounce 电路
(仅有的 一个 debouncer 显示)
1/2 位
延迟
振荡器
和
TWO–PHASE
时钟 发生器
C
ext
OSC
输出
OSC
在
“form a”
联系
一个
在
1
9
7
φ
1
φ
2
数据
变换 加载
4–bit 静态的 变换 寄存器
φ
1
φ
2
φ
1
φ
2
15
一个
输出
+V
DD
pullup 电阻
(内部的)
运行 特性
这 单独的 大多数 重要的 典型的 的 这 mc14490
是 那 它 工作 和 一个 单独的 信号 含铅的 作 一个 输入, 制造
它 直接地 兼容 和 机械的 联系 (表格 一个
和 b).
这 电路 有 一个 built–in pullup 电阻 在 各自 输入.
这 worst 情况 值 的 这 pullup 电阻 (决定 从
这 电的 特性 表格) 是 使用 至 计算 这
联系 wetting 电流. 如果 更多 联系 电流 是 必需的,
一个 外部 电阻 将 是 连接 在 v
DD
和 这
输入.
因为 的 这 built–in pullup 电阻器, 这 输入 不能
是 驱动 和 一个 单独的 标准 cmos 门 当 v
DD
是
在下 5 v. 在 这个 电压, 这 输入 应当 是 驱动 和
paralleled 标准 门 或者 用 这 mc14049 或者 mc14050
缓存区.
这 时钟 输入 电路 (管脚 7) 有 施密特 触发 shaping
此类 那 恰当的 clocking 将 出现 甚至 和 非常 慢
时钟 edges, eliminating 任何 需要 为 时钟 preshaping. 在
增加, 其它 mc14490 振荡器 输入 能 是 驱动
从 一个 单独的 振荡器 输出 缓冲 用 一个 mc14050 (看
图示 5). 向上 至 六 mc14490s 将 是 驱动 用 一个 单独的
缓存区.
这 mc14490 是 ttl 兼容 在 两个都 这 输入 和
这 输出. 当 v
DD
是 在 4.5 v, 这 缓冲 输出 能
下沉 1.6 毫安 在 0.4 v. 这 输入 能 是 驱动 和 ttl 作
一个 结果 的 这 内部的 输入 pullup 电阻器.
图示 5. 典型 单独的 振荡器 debounce 系统
从 联系 MC14490
至 系统
逻辑
OSC
在
OSC
输出
C
ext
1/6 mc14050
97
OSC
在
7 9 OSC
输出
非 连接
从
联系
至 系统
逻辑
MC14490
非 连接
9 OSC
输出
OSC
在
7
从 联系 MC14490
至 系统
逻辑