首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:965490
 
资料名称:ADSP-21060LKS-160
 
文件大小: 366K
   
说明
 
介绍:
ADSP-2106x SHARC DSP Microcomputer Family
 
 


: 点此下载
  浏览型号ADSP-21060LKS-160的Datasheet PDF文件第1页
1
浏览型号ADSP-21060LKS-160的Datasheet PDF文件第2页
2
浏览型号ADSP-21060LKS-160的Datasheet PDF文件第3页
3

4
浏览型号ADSP-21060LKS-160的Datasheet PDF文件第5页
5
浏览型号ADSP-21060LKS-160的Datasheet PDF文件第6页
6
浏览型号ADSP-21060LKS-160的Datasheet PDF文件第7页
7
浏览型号ADSP-21060LKS-160的Datasheet PDF文件第8页
8
浏览型号ADSP-21060LKS-160的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
–4–
adsp-21060/adsp-21060l
rev. d
操作指南 cache
这 adsp-2106x 包含 一个 在-碎片 操作指南 cache 那
使能 三-总线 运作 为 fetching 一个 操作指南 和 二
数据 值. 这 cache 是 selective—only 这 说明 谁的
fetches conflict 和 pm 总线 数据 accesses 是 cached. 这个
准许 全部-速 执行 的 核心, looped 行动 此类 作
数字的 过滤 乘以-accumulates 和 fft butterfly 处理.
数据 地址 发生器 和 硬件 圆形的 缓存区
这 adsp-2106x’s 二 数据 地址 发生器 (dags) imple-
ment 圆形的 数据 缓存区 在 硬件. 圆形的 缓存区 准许
效率高的 程序编制 的 延迟 线条 和 其它 数据 结构
必需的 在 数字的 信号 处理, 和 是 commonly 使用 在
数字的 过滤 和 fourier transforms. 这 二 dags 的 这
adsp-2106x 包含 sufficient 寄存器 至 准许 这 creation 的
向上 至 32 圆形的 缓存区 (16 primary 寄存器 sets, 16 第二-
ary). 这 dags automatically handle 地址 pointer wrap-
周围, 减少 overhead, 增加 效能, 和
simplifying implementation. 圆形的 缓存区 能 开始 和 终止
在 任何 记忆 location.
有伸缩性的 操作指南 设置
这 48-位 操作指南 文字 accommodates 一个 多样性 的 并行的
行动, 为 concise 程序编制. 为 例子, 这 adsp-
2106x 能 conditionally execute 一个 乘以, 一个 增加, 一个 减去
和 一个 branch, 所有 在 一个 单独的 操作指南.
adsp-21060/adsp-21060l 特性
augmenting 这 adsp-21000 家族 核心, 这 adsp-21060
adds 这 下列的 architectural 特性:
双-ported 在-碎片 记忆
这 adsp-21060 包含 四 megabits 的 在-碎片 sram,
有组织的 作 二 blocks 的 2 mbits 各自, 这个 能 是 config-
ured为 不同的 结合体 的 代号 和 数据 存储.
各自 memory 块 是 双-ported 为 单独的-循环, 独立
accesses 用 这 核心 处理器 和 i/o 处理器 或者 dma con-
troller. 这 双-ported 记忆 和 独立的 在-碎片 buses
准许 二 数据 transfers 从 这 核心 和 一个 从 i/o, 所有 在 一个
单独的 循环.
在 这 adsp-21060, 这 记忆 能 是 配置 作 一个 maxi-
mum 的 128k words 的 32-位 数据, 256k words 的 16-位 数据,
80k words 的 48-位 说明 (或者 40-位 数据), 或者 combina-
tions 的 不同的 文字 sizes 向上 至 四 megabits. 所有 的 这
记忆 能 是 交流cessed 作 16-位, 32-位, 或者 48-位 words.
一个 16-位 floating-要点 存储 format 是 supported 那 effec-
tively doubles 这 数量 的 数据 那 将 是 贮存 在-碎片.
转换 在 这 32-位 floating-要点 和 16-位 floating-
要点 formats 是 完毕 在 一个 单独的 操作指南.
当 各自 记忆 块 能 store 结合体 的 代号 和
数据, accesses 是 大多数 效率高的 当 一个 块 stores 数据,
使用 这 dm 总线 为 transfers, 和 这 其它 块 stores
说明 和 数据, 使用 这 pm 总线 为 transfers. 使用 这
dm 总线 和 pm 总线 在 这个 方法, 和 一个 专心致志的 至 各自
记忆 块, assures 单独的-循环 执行 和 二 数据
transfers. 在 这个 情况, 这 操作指南 必须 是 有 在 这
cache. 单独的-循环 执行 是 也 maintained 当 一个 的 这
数据 operands 是 transferred 至 或者 从 止-碎片, 通过 这 adsp-
2106x’s 外部 端口.
止-碎片 记忆 和 peripherals 接口
这 adsp-2106x’s 外部 端口 提供 这 处理器’s inter-
面向 至 止-碎片 记忆 和 peripherals. 这 4-gigaword 止-
碎片 地址 空间 是 包含 在 这 adsp-2106x’s unified
地址 空间. 这 独立的 在-碎片 buses—for pm 地址,
pm 数据, dm 地址, dm 数据, i/o addresses, 和 i/o
data—are 多路复用 在 这 外部 端口 至 create 一个 外部
系统 总线 和 一个 单独的 32-位 地址 总线 和 一个 单独的 48-位
(或者 32-位) 数据 总线.
寻址 的 外部 记忆 设备 是 facilitated 用 在-碎片
解码 的 高-顺序 地址 线条 至 发生 记忆 bank
选择 信号. 独立的 控制 线条 是 也 发生 为 sim-
plified 寻址 的 页-模式 dram. 这 adsp-2106x
提供 可编程序的 记忆 wait states 和 外部
记忆 acknowledge 控制 至 准许 接合 至 dram
和 peripherals 和 能变的 进入, 支撑, 和 使不能运转 时间
(所需的)东西.
host 处理器 接口
这 adsp-2106x’s host 接口 准许 容易 连接 至
标准 微处理器 buses, 两个都 16-位 和 32-位, 和
little 额外的 硬件 必需的. 异步的 transfers 在
speeds 向上 至 这 全部 时钟 比率 的 这 处理器 是 supported.
这 host 接口 是 accessed 通过 这 adsp-2106x’s exter-
nal 端口 和 是 记忆-编排 在 这 unified 地址 空间.
四 途径 的 dma 是 有 为 这 host 接口; 代号
和 数据 transfers 是 accomplished 和 低 软件 overhead.
这 host 处理器 requests 这 adsp-2106x’s 外部 总线
和 这 host 总线 要求 (
HBR
), host 总线 grant (
HBG
), 和
准备好 (redy) 信号. 这 host 能 直接地 读 和 写 这
内部的 记忆 的 这 adsp-2106x, 和 能 进入 这 dma
频道 建制 和 mailbox 寄存器. vector 中断 支持 是
提供 为 效率高的 执行 的 host commands.
dma 控制
这 adsp-2106x’s 在-碎片 dma 控制 准许 零-
overhead 数据 transfers 没有 处理器 intervention. 这
dma 控制 运作 independently 和 invisibly 至 这
处理器 核心, 准许 dma 行动 至 出现 当 这
核心 是 同时发生地 executing 它的 程序 说明.
dma transfers 能 出现 在 这 adsp-2106x’s 内部的
记忆 和 也 外部 记忆, 外部 peripherals 或者 一个
host 处理器. dma transfers 能 也 出现 在 这
adsp-2106x’s 内部的 记忆 和 它的 串行 端口 或者 link
端口. dma transfers 在 外部 记忆 和 外部
附带的 设备 是 另一 选项. 外部 总线 包装 至
16-, 32-, 或者 48-位 words 是 执行 在 dma transfers.
ten 途径 的 dma 是 有 在 这 adsp-2106x—two
通过 这 link 端口, 四 通过 这 串行 端口, 和 四 通过 这
处理器’s 外部 端口 (为 也 host 处理器, 其它
adsp-2106xs, 记忆 或者 i/o transfers). 四 额外的 link
端口 dma 途径 是 shared 和 串行 端口 1 和 这 exter-
nal 端口. programs 能 是 下载 至 这 adsp-2106x
使用 dma transfers. 异步的 止-碎片 peripherals 能
控制 二 dma 途径 使用 dma 要求/grant 线条
(
dmar1-2
,
dmag1-2
). 其它 dma 特性 包含 inter-
rupt 一代 在之上 completion 的 dma transfers 和 dma
chaining 为 自动 linked dma transfers.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com