首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:96954
 
资料名称:AD871JD
 
文件大小: 378.99K
   
说明
 
介绍:
Complete 12-Bit 5 MSPS Monolithic A/D Converter
 
 


: 点此下载
  浏览型号AD871JD的Datasheet PDF文件第9页
9
浏览型号AD871JD的Datasheet PDF文件第10页
10
浏览型号AD871JD的Datasheet PDF文件第11页
11
浏览型号AD871JD的Datasheet PDF文件第12页
12

13
浏览型号AD871JD的Datasheet PDF文件第14页
14
浏览型号AD871JD的Datasheet PDF文件第15页
15
浏览型号AD871JD的Datasheet PDF文件第16页
16
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD871
rev. 一个
–13–
这 ad871’s cmos 数字的 输出 驱动器 是 sized 至 提供
sufficient 输出 电流 至 驱动 一个 宽 多样性 的 逻辑 families.
不管怎样, 大 驱动 电流 tend 至 导致 glitches 在 这 sup-
plies 和 将 影响 s/(n+d) 效能. 产品 requir-
ing 这 ad871 至 驱动 大 电容的 负载 或者 大 输出
将 需要 额外的 解耦 电容 在 drv
DD
DV
DD
. 在 extreme 具体情况, 外部 缓存区 或者 latches 可以 是
使用.
三-状态 输出
这 44-终端 表面 挂载 ad871 提供 三-状态 输出-
puts. 这 数字的 输出 能 是 放置 在 一个 三-状态 模式
用 拉 这 输出 使能 (oen) 管脚 低. 便条 那
这个 函数 是 不 将 至 是 使用 至 拉 这 ad871 在
和 止 一个 总线 在 5 mhz. 相当, 它 是 将 至 准许 这 模数转换器
至 是 牵引的 止 这 总线 为 evaluation 或者 测试 模式. 也, 至
避免 corruption 的 这 抽样 相似物 信号 在 转换
(三 时钟 循环), 它 是 高级地 推荐 那 这 ad871
是 放置 在 这 总线 较早的 至 这 第一 抽样.
数据
输出
起作用的
三-状态
OEN
t
DD
t
HL
图示 25. 三-状态 输出 定时 图解
为 定时 budgetary 目的, 这 典型 进入 和 float de-
lay 时间 为 这 ad871 是 50 ns.
时钟 输入
这 ad871 内部的 定时 控制 使用 这 二 edges 的 这
时钟 输入 至 发生 一个 多样性 的 内部的 定时 信号. 这
最优的 时钟 输入 应当 有 一个 50% 职责 循环; 不管怎样,
敏锐的 至 职责 循环 是 significantly 减少 为 时钟 比率 的
较少 比 5 megasamples 每 第二.
S
+5V
CLK
10MHz
+5V
D
Q
R
Q
75XX74
图示 26. 分隔-用-二 时钟 电路
预定的 至 这 nature 的 在-碎片 补偿 电路系统, 这 职责
循环 应当 是 maintained 在 40% 和 60%, 甚至 为
时钟 比率 较少 比 5 msps. 一个 方法 至 realize 一个 50% 职责
循环 时钟 是 至 分隔 向下 一个 时钟 的 高等级的 频率, 作
显示 在 图示 26.
在 这个 情况, 一个 10 mhz 时钟 是 分隔 用 2 至 生产 这 5 mhz
时钟 输入 为 这 ad871. 在 这个 配置, 这 职责 循环
的 这 10 mhz 时钟 是 irrelevant.
这 输入 电路系统 为 这 clkin 管脚 是 设计 至 accommo-
日期 两个都 ttl 和 cmos 输入. 这 质量 的 这 逻辑 在-
放, 特别 这 rising 边缘, 是 核心的 在 realizing 这 最好的
可能 jitter 效能 为 这 部分: 这 faster 这 rising
边缘, 这 更好的 这 jitter 效能.
作 一个 结果, 细致的 选择 的 这 逻辑 家族 为 这 时钟
驱动器, 作 好 作 这 输出 和 电容的 加载 在 这 时钟
线条, 是 重要的. jitter-induced errors 变为 更多 pro-
nounced 在 高等级的 频率, 大 振幅 输入, 在哪里 这
输入 回转 比率 是 greatest.
这 ad871 是 设计 至 支持 一个 抽样 比率 的 5 msps;
运动 在 slightly faster 时钟 比率 将 是 可能, 虽然 在
减少 效能 水平. 相反地, 一些 slight perfor-
mance 改进 might 是 认识到 用 clocking 这 ad871
在 slower 时钟 比率. 图示 27 presents 这 s/(n+d) vs. 时钟
频率 为 一个 1 mhz 相似物 输入.
75
55
133
65
8
频率 – mhz
s/(n+d) – db
图示 27. 典型 s/(n+d) vs. 时钟 频率
f
= 1 mhz, 全部-规模 输入
这 电源 dissipated 用 这 纠正 逻辑 和 输出 缓存区
是 largely 均衡的 至 这 时钟 频率; 运动 在 re-
duced 时钟 比率 提供 一个 slight 减少 在 电源 consump-
tion. 图示 28 illustrates 这个 tradeoff.
1.03
1.02
1.01
0.100 1.100 2.100 3.100 4.100 5.100
频率 – mhz
电源 – w
图示 28. 典型 电源 消耗 vs. 时钟 频率
这 ad871 特性 独立的 相似物 和 数字的 供应 和
地面 管脚, helping 至 降低 数字的 corruption 的 敏感的
相似物 信号. 在 一般, av
SS
和 av
DD
, 这 相似物 供应,
应当 是 decoupled 至 agnd, 这 相似物 一般, 作 关闭 至
这 碎片 作 physically 可能. 小心 有 被 带去 至 降低
这 信号 dependence 的 这 电源 供应 电流; 不管怎样,
这 相似物 供应 电流 将 是 均衡的 至 这 涉及
输入. 和 refin 在 2.5 v, 这 典型 电流 在 av
DD
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com