首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:975336
 
资料名称:CD74HCT7046AM96E4
 
文件大小: 302K
   
说明
 
介绍:
Phase-Locked Loop with VCO and Lock Detector
 
 


: 点此下载
  浏览型号CD74HCT7046AM96E4的Datasheet PDF文件第1页
1
浏览型号CD74HCT7046AM96E4的Datasheet PDF文件第2页
2
浏览型号CD74HCT7046AM96E4的Datasheet PDF文件第3页
3

4
浏览型号CD74HCT7046AM96E4的Datasheet PDF文件第5页
5
浏览型号CD74HCT7046AM96E4的Datasheet PDF文件第6页
6
浏览型号CD74HCT7046AM96E4的Datasheet PDF文件第7页
7
浏览型号CD74HCT7046AM96E4的Datasheet PDF文件第8页
8
浏览型号CD74HCT7046AM96E4的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
4
quency 更小的 竞赛
频率, 然后 n-
类型 驱动器 使保持 “ON” 大多数 循环. subse-
quently, 电压 电容 (c2) 低-通过 过滤
连接 PC2
输出
varies 直到 信号 比较器
输入 equal 两个都 阶段 频率. 这个 稳固的
要点 电压 C2 仍然是 常量 PC2 输出
三-状态 VCO 输入 管脚 9 一个 阻抗.
因此, pc2, 阶段 区别 exists SIG
竞赛
全部 频率 范围 vco.
moreover, 电源 消耗 预定的 低-通过 filter
减少 因为 两个都 p-类型 n-类型 驱动器 “OFF”
大多数 信号 输入 循环. 应当 指出
PLL 范围 这个 类型 阶段 比较器 equal
俘获 范围 独立 低-通过 filter.
信号 呈现 SIG
, VCO adjusts, 通过 pc2,
至 它的 最低 频率.
锁 探测器 theory 的 运作
发现 一个 情况 accomplished 一个 也不
一个 封套 探测器 显示 图示 6.
PLL 锁, 输出 也不
探测器 输出 (管脚 1) 一个 常量 水平的.
循环 轨道 信号 管脚 14 (信号 在), 也不
输出 脉冲 谁的 widths 代表 阶段 differ-
ences VCO 输入 信号. 时间
脉冲 大概 equal 时间 con-
stant VCO 中心 频率. 上升 时间
脉冲波, 二极管 横过 1.5k
电阻 向前
片面的 时间 常量 path charges
锁 探测器 电容 是 t = (150
x c
LD
).
下降 时间 脉冲波 电容 discharges
通过 1.5k
150
电阻器 频道
阻抗 的 这 n-设备 的 这 也不 门 至 地面
(t = (1.5k
+ 150
+ rn-频道) x c
LD
).
波形 preset 电容 resembles 一个 sawtooth
显示 图示 7. 探测器 电容
决定 VCO 中心 频率. 典型 范围
电容 一个 频率 10MHz 关于 10pF
一个 频率 100kHz 关于 1000pf. chart 图示
8 使用 选择 恰当的 探测器 电容
值. 循环 仍然是 追踪,
水平的 sawtooth go 在下 切换 thresh-
old 施密特-触发 反相器. 如果 循环 breaks 锁,
宽度 错误 脉冲波 足够的 准许 锯-
齿 波形 go 在下 门槛 一个 水平的 改变
输出 施密特 触发 表明 一个 丧失 锁,
显示 图示 9. 探测器 电容 acts
filter 输出 glitches 出现 循环
也 seeking 或者 losing 锁.
便条: 使用 阶段 比较器 1, 探测器 仅有的
表明 一个 情况 基本的 频率
和声学, 这个 PC1 在. 如果 一个 detec-
tion 需要 调和的 locking 范围
pc1, 然后 探测器 输出 必须 或者-ed
输出 的 pc1.
图示 2. 阶段 比较器 1: 平均 输出
电压 vs 输入 阶段 区别:
V
DEMOUT
= v
PC1OUT
= (v
CC
/
π
) (
φ
SIGIN
-
φ
com-
管脚
);
φ
DEMOUT
= (
φ
SIGIN
-
φ
COMPIN
)
图示 3. 典型 波形 PLL 使用 阶段
比较器 1, 循环 锁 在 f
o
V
CC
V
demout (av)
1/2 v
CC
0
0
o
90
o
φ
DEMOUT
180
o
SIG
竞赛
VCO
输出
PC1
输出
VCO
V
CC
cd74hc7046a, cd74hct7046a
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com