首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:976517
 
资料名称:CY2318ANZPVC-11
 
文件大小: 184K
   
说明
 
介绍:
18 Output, 3.3V SDRAM Buffer for Desktop PCs with 4 DIMMs
 
 


: 点此下载
  浏览型号CY2318ANZPVC-11的Datasheet PDF文件第1页
1
浏览型号CY2318ANZPVC-11的Datasheet PDF文件第2页
2
浏览型号CY2318ANZPVC-11的Datasheet PDF文件第3页
3
浏览型号CY2318ANZPVC-11的Datasheet PDF文件第4页
4

5
浏览型号CY2318ANZPVC-11的Datasheet PDF文件第6页
6
浏览型号CY2318ANZPVC-11的Datasheet PDF文件第7页
7
浏览型号CY2318ANZPVC-11的Datasheet PDF文件第8页
8
浏览型号CY2318ANZPVC-11的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
CY2318ANZ
文档 #: 38-07181 rev. *b 页 5 的 9
切换 特性
[4]
参数 名字 测试 情况 最小值 典型值 最大值 单位
最大 运行 频率 100 MHz
职责 循环
[3, 5]
= t
2
÷
t
1
量过的 在 1.5v 45.0 50.0 55.0 %
t
3
rising 边缘 比率
[3]
量过的 在 0.4v 和 2.4v 0.9 1.5 4.0 v/ns
t
4
下落 边缘 比率
[3]
量过的 在 2.4v 和 0.4v 0.9 1.5 4.0 v/ns
t
5
输出 至 输出 skew
[3]
所有 输出 equally 承载 150 250 ps
t
6
sdram 缓存区 lh prop. 延迟
[3]
输入 边缘 更好 比 1 v/ns 1.0 3.5 5.0 ns
t
7
sdram 缓存区 hl prop. 延迟
[3]
输入 边缘 更好 比 1 v/ns 1.0 3.5 5.0 ns
t
8
sdram 缓存区 使能 延迟
[3]
输入 边缘 更好 比 1 v/ns 1.0 5 12 ns
t
9
sdram 缓存区 使不能运转 延迟
[3]
输入 边缘 更好 比 1 v/ns 1.0 20 30 ns
切换 波形
注释:
4. 所有 参数 指定 和 承载 输出.
5. 职责 循环 的 输入 时钟 是 50%. rising 和 下落 边缘 比率 是 更好 比 1 v/ns.
职责 循环 定时
t
1
t
2
1.5v 1.5v 1.5v
所有 输出 上升/下降 时间
输出
t
3
3.3v
0V
0.4v
2.4v 2.4v
0.4v
t
4
输出-输出 skew
1.5v
t
5
输出
输出
1.5v
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com