8
idt82v3012 t1/e1/oc3 wan pll 和双 涉及 输入 工业的 温度 范围
C32o
(cmos) o 25
32.768 mhz 时钟 输出.
这个 输出 是 一个 32.768 mhz 时钟 使用 为 st-总线 运作.
C16o
(cmos) o 24
16.384 mhz 时钟 输出.
这个 输出 是 一个 16.384 mhz 时钟 使用 为 st-总线 运作.
C8o
(cmos) o 23
8.192 mhz 时钟 输出.
这个 输出 是 一个 8.192 mhz 时钟 使用 为 st-总线 运作.
C4o
(cmos) o 20
4.096 mhz 时钟 输出.
这个 输出 是 一个 4.096 mhz 时钟 使用 为 st-总线 运作.
C2o
(cmos) o 17
2.048 mhz 时钟 输出.
这个 输出 是 一个 2.048 mhz 时钟 使用 为 st-总线 运作.
C3o
(cmos) o 16
3.088 mhz 时钟 输出.
这个 输出 是 使用 为 t1 产品.
c1.5o
(cmos) o 15
1.544 mhz 时钟 输出.
这个 输出 是 使用 为 t1 产品.
C6o
(cmos) o 14
6.312 mhz 时钟 输出.
这个 输出 是 使用 为 ds2 产品.
c2/c1.5
(cmos) o 54
2.048 mhz 或者 1.544 mhz 时钟 输出.
这个 输出 是 一个 2.048 mhz 或者 1.544 mhz 时钟 信号. 如果 这 选择 涉及 输入 (fref0 或者 fref1) 是 8 khz, 2.048
mhz, 或者 19.44 mhz, 这 c2/c1.5 管脚将 输出 一个 2.048 mhz 时钟 信号. 如果 这 频率 的 这 选择 涉及
输入 (fref0 或者 fref1) 是 1.544 mhz, 这 c2/c1.5 管脚 将 输出 一个 1.544 mhz 时钟 signal. 谈及 至Table-5为
详细信息.
F19o
(cmos) o 49
8 khz 框架 信号 和 19.44 mhz 脉冲波 宽度.
这个 输出 是 使用 为 oc3/sts3 产品.
F32o
(cmos) o 40
框架 脉冲波 st-总线 8.192 mb/s.
这个 是 一个 8 khz 30 ns 起作用的 低 framing 脉冲波, 这个 marks 这 beginning 的 一个 st-总线 框架. 这个 framing 信号
是 典型地 使用 为 st-总线 运作 在 8.192 mb/s.
F16o
(cmos) o 39
框架 脉冲波 st-总线 8.192 mb/s.
这个 是 一个 8 khz 61 ns 起作用的 低 framing 脉冲波, 这个 marks 这 beginning 的 一个 st-总线 框架. 这个 framing 信号
是 典型地 使用 为 st-总线 运作 在 8.192 mb/s.
F8o
(cmos) o 36
框架 脉冲波.
这个 是 一个 8 khz 122 ns 起作用的 高 framing 脉冲波, 这个 marks 这 beginning 的 一个 框架.
F0o
(cmos) o 33
框架 脉冲波 st-总线 2.048 mb/s.
这个 是 一个 8 khz 244 ns 起作用的 低 framing 脉冲波, 这个 marks 这 beginning 的 一个 st-总线 框架. 这个 framing
信号 是 典型地 使用 为 st-总线 运作 在 2.048 mb/s 和 4.096 mb/s.
RSP
(cmos) o 41
receive 同步 脉冲波.
这个 是 一个 8 khz 488 ns 起作用的 高 framing 脉冲波, 这个 marks 这 beginning 的 一个 st-总线 框架. 这个 framing
信号 是 典型地 使用 至 连接 至 这 siemens munich-32 设备.
TSP
(cmos) o 42
transmit 同步 脉冲波.
这个 是 一个 8 khz 488 ns 起作用的 高 framing 脉冲波, 这个 marks 这 beginning 的 一个 st-总线 框架. 这个 framing 是
典型地 使用 至 连接 至这 siemens munich-32 设备.
TDO
(cmos) o 29
测试 串行 数据 输出.
jtag 串行 数据 是 输出 在 这个 管脚 在 这 下落 边缘 的 tck. 这个 管脚 是 使保持 在 高 阻抗 状态 当
jtag scan 是 不 使能.
TDI
I32
测试 串行 数据 在.
jtag 串行 测试 说明 和 数据 是 shifted 在 在 这个 管脚. 这个 管脚 是 内部 牵引的 向上 至 v
DD
.
TRST
I30
测试 重置.
asynchronously initializes 这 jtag tap 控制 用 putting 它 在 这 测试-逻辑-重置 状态. 这个 管脚 是 内部
牵引的 向上 至 v
DD
. 它 是 连接 至 这 地面 为 正常的 产品.
TCK
I28
测试 时钟.
提供 这 时钟 为 这 jtag 测试 逻辑.
TMS
I31
测试 模式 选择.
jtag 信号 那 控制 这 状态 transitions 的 这 tap 控制. 这个 管脚 是 内部 牵引的 向上 至 v
DD
.
ic0, ic2
-53, 55
这些 管脚 应当 是 连接 至 v
SS
.
名字 类型 管脚 号码 描述