7
fn9187.3
july 25, 2005
定时 图解
simplified 电源 系统 图解
函数的 管脚 描述
VCC
vcc 是 这 偏差 供应 为 这 ics 小-信号 电路系统.
连接 这个 管脚 至 一个 +5v 供应 和 locally 分离 使用
一个 质量 1.0
µ
f 陶瓷的 电容.
PVCC
这个 管脚 是 这 电源 供应 管脚 为 这 场效应晶体管 驱动器.
这个 管脚 能 是 连接 至 任何 电压 从 +5v 至 +12v,
取决于 在 这 desired 场效应晶体管 门 驱动 水平的.
地
地 是 这 偏差 和 涉及 地面 为 这 ic.
ENLL
这个 管脚 是 一个 门槛-敏感的 (大概 0.66v) 使能
输入 为 这 控制. 使保持 低, 这个 管脚 使不能运转 控制
运作. 牵引的 高, 这 管脚 使能 这 控制 为
运作. enll 有 一个 内部的 1.0
µ
一个 拉-向上 至 5v.
FS
一个 电阻, 放置 从 fs 至 地面, 将 设置 这 切换
频率. 谈及 至 等式 34 为 恰当的 电阻
计算.
vid4, vid3, vid2, vid1, vid0, 和 vid12.5
这些 是 这 输入 为 这 在ternal dac 那 提供 这
涉及 电压 为 输出 规章制度. 这些 管脚 respond
至 ttl 逻辑 门槛. 这 isl6568 decodes 这 vid
输入 至 establish 这 输出 电压; 看 vid tables 为
correspondence 在 dac 代号 和 输出 电压
settings. 这些 管脚 是 内部 牵引的 高, 至
大概 1.2v, 用 40
µ
一个 (典型地) 内部的 电流
来源; 这 内部的 拉-向上电流 减少 至 0 作 这
vid 电压 approaches 这 internal 拉-向上 电压. 所有 vid
管脚 是 兼容 和 外部 拉-向上 电压 不
exceeding 这 ic’s 偏差 电压 (vcc).
这 vid12.5 管脚 也 serves 作 这 内部的 dac 遵从
选择. 这 方法 这个 管脚 是连接 选择 这个 的 这
三 内部的 dac 代号 将 是 使用. 为 vrm10 代号
这个 管脚 必须 是 较少 那 3v. 至 encode 这 dac 和 intel
vrm9.0 代号, 连接 这 vid12.5 管脚 至 一个 +5v 源
UGATE
LGATE
t
FLGATE
t
PDHUGATE
t
RUGATE
t
FUGATE
t
PDHLGATE
t
RLGATE
CHANNEL1
+5V
在
V
输出
Q1
Q2
ISL6568
CHANNEL2
Q3
Q4
DAC
5-6
VID
+12V
在
ISL6568ISL6568