KM68V257C
cmos sram
初步的
rev 3.0
- 7 -
二月 1998
注释
(写 循环)
1. 所有 写 循环 定时 是 关联 从 这 last 有效的 地址 至 这 第一 转变 地址.
2. 一个 写 occurs 在 这 overlap 的 一个 低CS和我们. 一个 写 begins 在 这 最新的 转变CSgoing 低 和我们going 低 ;
一个 写 ends 在 这 earliest 转变CSgoing 高 或者我们going 高. tWP是 量过的 从 这 beginning 的 写 至 这 终止
的 写.
3. tCW是 量过的 从 这 后来的 的CSgoing 低 至 终止 的 写.
4. t作是 量过的 从 这 地址 有效的 至 这 beginning 的 写.
5. tWR是 量过的 从 这 终止 的 写 至 这 地址 改变. tWR应用 在 情况 一个 写 ends 作CS或者我们going 高.
6. 如果OE,CS和我们是 在 这 读 模式 在 这个 时期, 这 i/o 管脚 是 在 这 输出 低-z 状态. 输入 的 opposite 阶段
的 这 输出 必须 不 是 应用 因为 总线 contention 能 出现.
7. 为 一般 i/o 产品, minimization 或者 除去 的 总线 contention 情况 是 需要 在 读 和 写 cycle.
8. 如果CS变得 低 同时发生地 和我们going 或者 之后我们going 低, 这 输出 仍然是 高 阻抗 状态.
9. dout 是 这 读 数据 的 这 新 地址.
10. 当CS是 低 : i/o 管脚 是 在 这 输出 状态. 这 输入 信号 在 这 opposite 阶段 leading 至 这 输出 应当 不 是
应用.
定时 波形 的 写 循环(2)
(OE=低 fixed)
地址
CS
twp1(2)
tDW
tDH
tOW
twhz(6)
有效的 数据
我们
数据 在
数据 输出
tWC
t作(4)
twr(5)
tAW
tcw(3)
(10)
(9)
高-z(8)
高-z
定时 波形 的 写 循环(3)
(CS=控制)
地址
CS
tAW
tDW
tDH
有效的 数据
我们
数据 在
数据 输出
高-z
高-z(8)
tcw(3)
twp(2)t作(4)
tWC
twr(5)
高-z
高-z
tLZ
twhz(6)