sn65lv1023a/sn65lv1224a
10-mhz 至 66-mhz, 10:1 lvds 序列化程序/解串器
slls570a – 六月 2003 – 修订 六月 2003
1
post 办公室 框 655303
•
达拉斯市, 德州 75265
100-mbps 至 660-mbps 串行 lvds 数据
有效载荷 带宽 在 10-mhz 至 66-mhz
系统 时钟
引脚兼容 超集 的 nsm
ds92lv1023/ds92lv1224
芯片组 (序列化程序/解串器) 电源
消费 &指示灯;450 mw (典型值) 在 66 mhz
同步 模式 用于 更快 锁
锁 指示器
否 外部 组件 必填项 用于 pll
低成本 28-管脚 ssop 包装
工业 温度 合格,
t
一个
= –40
°
c 至 85
°
c
可编程 边缘 触发器 开启 时钟
流通 引出线 用于 容易 pcb 布局
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
SYNC1
SYNC2
d
IN0
d
IN1
d
IN2
d
IN3
d
IN4
d
IN5
d
IN6
d
IN7
d
IN8
d
IN9
tclk_右/f
TCLK
设计验证
抄送
设计验证
抄送
av
抄送
AGND
PWRDN
AGND
d
o
+
d
o
–
AGND
den
AGND
av
抄送
DGND
DGND
SN65LV1023A
序列化程序
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
AGND
rclk_右/f
REFCLK
av
抄送
右
我
+
右
我
–
PWRDN
REN
rclk
锁
av
抄送
AGND
AGND
DGND
右
OUT0
右
OUT1
右
OUT2
右
OUT3
右
OUT4
设计验证
抄送
DGND
设计验证
抄送
DGND
右
OUT5
右
OUT6
右
OUT7
右
OUT8
右
OUT9
SN65LV1224A
解串器
描述
这 sn65lv1023a 序列化程序 和 sn65lv1224a 解串器 包括 一个 10-有点 serdes 芯片组 设计 至
发送 和 接收 串行 数据 结束 lvds 差速器 背板 在 等效 平行 字 费率 从 10 MHz
至 66 mhz. 包括 管理费用, 这个 翻译 进入 一个 串行 数据 费率 之间 120-mbps 和 792-mbps 有效载荷
已编码 吞吐量.
在 电源 向上, 这 芯片组 链接 可以 是 已初始化 通过 一个 同步 模式 与 内部 已生成 同步
图案, 或 这 解串器 可以 是 允许 至 同步 至 随机 数据. 由 使用 这 同步 模式,
这 解串器 建立 锁 内 指定, 较短 时间 参数.
这 设备 可以 是 已输入 进入 一个 掉电 州 当 否 数据 转让 是 必填项. 或者, 一个 模式 是
可用 至 地点 这 输出 针脚 入点 这 高阻抗 州 无 输了 pll 锁.
这 sn65lv1023a 和 sn65lv1224a 是 表征 用于 操作 结束 环境 空气 温度 的 –40
°
c
至 85
°
c.
订购 信息
设备 零件 号码
序列化程序 SN65LV1023ADB
解串器 SN65LV1224ADB
版权
2003, 德州 仪器仪表 股份公司
生产 数据 信息 是 电流 作为 的 出版物 日期.
产品 符合 至 规格 按 这 条款 的 德州 仪器仪表
标准 保修. 生产 加工 是否 不 必然 包括
测试 的 全部 参数.
请 是 意识到 那 一个 重要 通知 关于 可用性, 标准 保修, 和 使用 入点 关键 应用程序 的
德州 仪器仪表 半导体 产品 和 免责声明 对此 出现 在 这 结束 的 这个 数据 工作表.