首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:248023
 
资料名称:AD5305ARM
 
文件大小: 427.29K
   
说明
 
介绍:
2.5 V to 5.5 V, 500 uA, 2-Wire Interface Quad Voltage Output, 8-/10-/12-Bit DACs
 
 


: 点此下载
 
1
浏览型号AD5305ARM的Datasheet PDF文件第2页
2
浏览型号AD5305ARM的Datasheet PDF文件第3页
3
浏览型号AD5305ARM的Datasheet PDF文件第4页
4
浏览型号AD5305ARM的Datasheet PDF文件第5页
5
浏览型号AD5305ARM的Datasheet PDF文件第6页
6
浏览型号AD5305ARM的Datasheet PDF文件第7页
7
浏览型号AD5305ARM的Datasheet PDF文件第8页
8
浏览型号AD5305ARM的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. F
信息 陈设 用 相似物 设备 是 相信 至 是 精确 和
可依靠的. 不管怎样, 非 责任 是 assumed 用 相似物 设备 为 它的
使用, 也不 为 任何 infringements 的 专利权 或者 其它 权利 的 第三 部 那
将 结果 从 它的 使用. 非 执照 是 准予 用 牵涉 或者 否则
下面 任何 专利权 或者 专利权 权利 的 相似物 设备. 商标 和
注册 商标 是 这 所有物 的 它们的 各自的 所有权人.
一个 技术 方法, p.o. 盒 9106, norwood, 毫安 02062-9106, 美国
电话: 781/329-4700www.相似物.com
ad5305/ad5315/ad5325
*
2.5 v 至 5.5 v, 500
一个, 2-线 接口
四方形 电压 输出, 8-/10-/12-位 dacs
*
保护 用 u.s.专利权 非. 5,969,657and 5,684,481.
特性
ad5305: 4 缓冲 8-位 dacs 在 10-含铅的 msop
一个 版本:
1 lsb inl, b 版本:
0.625 lsb inl
ad5315: 4 缓冲 10-位 dacs 在 10-含铅的 msop
一个 版本:
4 lsb inl, b 版本:
2.5 lsb inl
ad5325: 4 缓冲 12-位 dacs 在 10-含铅的 msop
一个 版本:
16 lsb inl, b 版本:
10 lsb inl
低 电源 运作: 500
一个 @ 3 v, 600
一个 @ 5 v
2-线 (i
2
C
®
兼容) 串行 接口
2.5 v 至 5.5 v 电源 供应
有保证的 monotonic 用 设计 在 所有 代号
电源-向下 至 80 na @ 3 v, 200 na @ 5 v
三 电源-向下 模式
翻倍-缓冲 输入 逻辑
输出 范围: 0 v 至 v
REF
电源-在 重置 至 0 v
同时发生的 更新 的 输出 (
LDAC
函数)
软件 clear facility
数据 readback facility
在-碎片 栏杆-至-栏杆 输出 缓存区 amplifiers
温度 范围 –40
c 至 +105
C
产品
可携带的 电池-powered 器械
数字的 增益 和 补偿 调整
可编程序的 电压 和 电流 来源
可编程序的 attenuators
工业的 处理 控制
函数的 块 图解
输入
寄存器
V
输出
一个
缓存区
DAC
寄存器
STRING
dac 一个
V
DD
ref 在
ad5305/ad5315/ad5325
输入
寄存器
V
输出
B缓存区
DAC
寄存器
输入
寄存器
V
输出
C缓存区
DAC
寄存器
输入
寄存器
V
输出
D缓存区
DAC
寄存器
电源-在
重置
SDA
SCL
A0
接口
逻辑
电源-向下
逻辑
LDAC
STRING
dac b
STRING
dac c
STRING
dac d
一般 描述
这 ad5305/ad5315/ad5325 是 四方形 8-, 10-, 和 12-位
缓冲 电压 输出 dacs 在 一个 10-含铅的 msop 那 运作
从 一个 单独的 2.5 v 至 5.5 v 供应, consuming 500
µ
一个 在 3 v.
它们的 在-碎片 输出 amplifiers 准许 栏杆-至-栏杆 输出 摆动
和 一个 回转 比率 的 0.7 v/
µ
s. 一个 2-线 串行 接口, 这个
运作 在 时钟 比率 向上 至 400 khz, 是 使用. 这个 接口 是
smbus 兼容 在 v
DD
< 3.6 v. 多样的 设备 能 是
放置 在 这 一样 总线.
这 references 为 这 四 dacs 是 获得 从 一个 涉及
管脚. 这 输出 的 所有 dacs 将 是 updated 同时发生地
使用 这 软件
LDAC
函数. 这 部分 包含 一个
电源-在 重置 电路, 这个 确保 那 这 dac 输出 电源
向上 至 0 v 和 仍然是 那里 直到 一个 有效的 写 takes 放置 至 这
设备. 那里 是 也 一个 软件 clear 函数 那 resets 所有 输入
和 dac 寄存器 至 0 v. 这 部分 包含 一个 电源-向下
特性 那 减少 这 电流 消耗量 的 这 设备 至
200 na @ 5 v (80 na @ 3 v).
这 低 电源 消耗量 的 这些 部分 在 正常的 运作
制造 它们 ideally suited 至 可携带的 电池-运作 设备.
这 电源 消耗量 是 3 mw 在 5 v, 1.5 mw 在 3 v, 减少
至 1
µ
w 在 电源-向下 模式.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com