MT8981D
数据 薄板
3
zarlink 半导体 公司
函数的 描述
在 recent 年, 那里 有 被 一个 trend 在 telephony towards 数字的 切换, particularly 在 协会 和
软件 控制. 同时发生地, 那里 有 被 一个 trend 在系统 architectures 对着 distributed 处理 或者
multi-处理器 系统.
在 一致 和 这些 trends, zarlink 有 devised 这 st-总线 (串行 电信 总线). 这个 总线 architecture 能
是 使用 两个都 在 软件-控制 数字的 voice 和 data 切换, 和 为 interprocessor communications. 这
使用 在 切换 和 在 interprocessor 交流s 是 完全地 整体的 至 准许 为 一个 简单的 一般
目的 architecture 适合的 为 这 系统 的 这 future.
这 串行 streams 的 这 st-总线 运作 内容inuously 在 2048 kbit/s 和 是 arranged 在 125
µ
s 宽 frames
这个 包含 32 8-位 途径. zarlink manufactures 一个号码 的 设备 这个 接口 至 这 st-总线; 一个 关键
设备 正在 这 mt8981 碎片.
这 mt8981 能 转变 数据 从 途径 在 st-总线 inputs 至 途径 在 st-总线 输出, 和 同时发生地
准许 它的 controlling 微处理器 至 读 途径 在st-总线 输入 或者 写 至 途径 在 st-总线 输出
(message 模式). 至 这 microprocessor, 这 mt8981 looks 像 一个 记忆附带的. 这 微处理器 能
写 至 这 mt8981 至 establish 切换 connections 在 输入 st-总线 途径 和 输出 st-总线
途径, 或者 至 transmit messages 在 输出 st-总线 channels. 用 读 从 这mt8981, 这 微处理器
能 receive messages 从 st-总线 输入 途径 或者 审查 这个 切换 连接 有 already 被
established.
用 integrating 两个都 切换 和 interprocessor communications, 这 mt8981 准许 系统 至 使用 distributed
处理 和 至 转变 voice 或者 数据 在 一个 st-总线 architecture.
20 23 r/w
读 或者 写 (输入).
这个 是 这 输入 为 这 读/写 signal 在 这 微处理器 接口 -
高 为 读, 低 为 写.
21 24 CS
碎片 选择 (输入).
这个 是 这 输入 为 这 起作用的 低 碎片 选择 在 这 微处理器 接口.
22-24 25-27 d7-d5
数据 7 至 5 (三-状态 i/o 管脚).
这些 是 这 双向的 数据 管脚 在 这 微处理器
接口.
25-29 29-33 d4-d0
数据 4 至 0 (三-状态 i/o 管脚).
这些 是 这 双向的 数据 管脚 在 这 微处理器
接口.
30 34 V
SS
电源 输入.
负的 供应 (地面).
31-34 35-38 IC
内部的 连接.
leave 管脚 disconnected.
35 39 STo3
st-总线 输出 3 (三-状态 输出).
这些 是 这 管脚 为 这 四 2048 kbit/s st-总线 输出
streams.
36-38 41-43 sto2-
STo0
st-总线 输出 2 至 0 (三-状态 输出).
这些 是 这 管脚 为 这 四 2048 kbit/s st-总线
输出 streams.
39 44 ODE
输出 驱动 使能 (输入).
如果 这个 输入 是 使保持高, 这 sto0-sto3 输出 驱动器 函数
正常情况下. 如果 这个 输入 是 低, 这 sto0-sto3 output 驱动器 go 在 它们的 高 阻抗 状态.
nb:
甚至 当 ode 是 高, 途径 在 这 sto0-sto3 输出 能 go 高 阻抗 下面 软件
控制.
40 1 IC
内部的 连接.
leave 管脚 disconnected.
管脚 描述 (持续)
管脚 #
名字 描述
40
插件
44
PLCC