altera 公司 747
classic epld 家族 数据 薄板
f
为 更多 信息, 看 这
max+plus ii 可编程序的 逻辑
开发 系统 &放大; 软件 数据 薄板
.
函数的
描述
这 classic architecture 包含 这 下列的 elements:
■
Macrocells
■
可编程序的 寄存器
■
输出 使能/时钟 选择
■
反馈 选择
Macrocells
classic macrocells, 显示 在图示 1, 能 是 individually 配置 为
两个都 sequential 和 combinatorial 逻辑 运作. 第八 产品 条款
表格 一个 可编程序的-
和
排列 那 feeds 一个
或者
门 为 combinatorial
逻辑 implementation. 一个 额外的 产品 期 是 使用 为
异步的 clear 控制 的 这 内部的 寄存器; 另一 产品 期
实现 也 一个 输出 使能 或者 一个 逻辑-排列-发生 时钟.
输入 至 这 可编程序的-
和
排列 来到 从 两个都 这 真实 和
complement 信号 的 这 专心致志的 输入, feedbacks 从 i/o 管脚 那
是 配置 作 输入, 和 feedbacks 从 macrocell 输出. 信号
从 专心致志的 输入 是 globally routed 和 能 喂养 这 输入 的 所有
设备 macrocells. 这 反馈 多路调制器 控制 这 routing 的
反馈 信号 从 macrocells 和 从 i/o 管脚. 为 额外的
信息 在 反馈 选择 configurations, 看图示 3 在 页 749.
图示 1. classic 设备 macrocell
至 逻辑 排列
输出 使能/时钟 选择
Global
时钟
OE
CLK
可编程序的
寄存器
输入, i/o, 和
Macrocell
Feedbacks
逻辑 排列
反馈
选择
CLR
Q
异步的 clear
VCC