ad7440/ad7450a
rev. c | 页 6 的 28
参数 测试 情况/comments b 版本 单位
转换 比率
转换 时间 888 ns 和 一个 18 mhz sclk 16 sclk 循环
追踪-和-支撑 acquisition 时间
2
sine 波 输入 200 ns 最大值
步伐 输入 290 ns 最大值
throughput 比率 1 msps 最大值
电源 (所需的)东西
V
DD
范围: 3 v + 20%/–10%; 5 v ± 5% 2.7/5.25 v 最小值/v 最大值
I
DD
8
正常的 模式 (静态的) sclk 在 或者 止 0.5 毫安 典型值
正常的 模式 (运算的) V
DD
= 4.75 v 至 5.25 v 1.95 毫安 最大值
V
DD
= 2.7 v 至 3.6 v 1.45 毫安 最大值
全部 电源-向下 模式 sclk 在 或者 止 1 µa 最大值
电源 消耗
正常的 模式 (运算的) V
DD
= 5 v, 1.55 mw 典型值 为 100 ksps
9
9.25 mw 最大值
V
DD
= 3 v, 0.6 mw 典型值 为 100 ksps
9
4 mw 最大值
全部 电源-向下 V
DD
= 5 v, sclk 在 或者 止 5 µw 最大值
V
DD
= 3 v, sclk 在 或者 止 3 µw 最大值
1
一般模式 电压. 这 输入 信号 能是 集中 在 一个 直流 一般模式 电压 在这 范围 指定 在 图示 28 和 figure 29.
2
看 这 terminology 部分.
3
相似物 输入 和 回转 比率 exceeding 27 v/µs (全部-规模 输入 sine 波 > 3.5 mhz) 在里面 这 acquisition 时间 能 导致 the 转换器 至 返回 一个
incorrect 结果.
4
因为 这 输入 spans 的 v
IN+
和 v
IN–
是 两个都 v
REF
和 是 180° 输出 的 阶段, 这差别的 电压 是 2 × v
REF
.
5
这 ad7450a 是 函数的 和 一个 reference 输入 从 100 mv 和 为 v
DD
= 5 v; 这 涉及 能 范围 向上 至 3.5 v.
6
这 ad7450a 是 函数的 和 一个 reference 输入 从 100 mv 和 为 v
DD
= 3 v; 这 涉及 能 范围 向上 至 2.2 v.
7
有保证的 用 描绘.
8
量过的 和 一个 midscale 直流 输入.
9
看 这 电源 vs. throughput 部分.