首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:225466
 
资料名称:CLC030VEC
 
文件大小: 329.51K
   
说明
 
介绍:
SMPTE 292M/259M Digital Video Serializer with Video and Ancilliary Data FIFOs and Integrated Cable Driver
 
 


: 点此下载
  浏览型号CLC030VEC的Datasheet PDF文件第2页
2
浏览型号CLC030VEC的Datasheet PDF文件第3页
3
浏览型号CLC030VEC的Datasheet PDF文件第4页
4
浏览型号CLC030VEC的Datasheet PDF文件第5页
5

6
浏览型号CLC030VEC的Datasheet PDF文件第7页
7
浏览型号CLC030VEC的Datasheet PDF文件第8页
8
浏览型号CLC030VEC的Datasheet PDF文件第9页
9
浏览型号CLC030VEC的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
直流 电的 特性
(持续)
供应 电压 运行 温度 范围, 除非 否则 指定 (注释 2, 3).
标识 参数 情况 涉及 最小值 典型值 最大值 单位
I
DD
(2.5v)
电源 供应 电流,
2.5v 供应, 总的
V
CLK
= 27 mhz, NTSC
Colour 柱状 模式, 测试
电路, 测试 负载 将要
应用
V
DDD
,v
DDZ
,
V
DDPLL
66 85 毫安
I
DD
(2.5v)
电源 供应 电流,
2.5v 供应, 总的
V
CLK
= 74.25 mhz, NTSC
Colour 柱状 模式, 测试
电路, 测试 负载 将要
应用
V
DDD
,v
DDZ
,
V
DDPLL
85 110 毫安
交流 电的 特性
供应 电压 运行 温度 范围, 除非 否则 指定 (便条 3).
标识 参数 情况 涉及 最小值 典型值 最大值 单位
f
VCLK
并行的 Video 时钟
频率
V
CLK
27 74.25 MHz
直流
V
Video 时钟 职责
循环
V
CLK
45 50 55 %
f
ACLK
Ancilliary 时钟
频率
一个
CLK
V
CLK
MHz
直流
一个
Ancilliary 时钟 职责
循环
一个
CLK
45 50 55 %
t
r
,t
f
输入 时钟 数据
上升 时间, 下降 时间
10%–90% V
CLK
,一个
CLK
,
DV
N
,ad
N
1.0 1.5 3.0 ns
BR
SDO
串行 数据 比率 (注释 5, 6) sdo, SDO 270 1,485 M
bps
t
r
,t
f
上升 时间, 下降 时间 20%–80%, (便条 6) sdo, SDO 270 ps
t
r
,t
f
上升 时间, 下降 时间 20%–80%, (便条 5) sdo, SDO 500 ps
输出 越过 (便条 4) sdo, SDO
5%
t
j
串行 输出 jitter,
Intrinsic
270 M
bps
, (注释 5, 9, 10) sdo, SDO
200 ps
p-p
t
j
串行 输出 jitter,
Intrinsic
1,485 M
bps
, (注释 6, 9, 10) sdo, SDO
120 ps
p-p
t
时间 (注释 5, 7) (sd 比率) 15 ms
t
时间 (注释 6, 7) (hd 比率) 15 ms
t
S
建制 时间, Video
数据
定时 图解, (便条 4) DV
N
V
CLK
1.5 2.0 ns
t
H
支撑 时间, Video
数据
定时 图解, (便条 4) V
CLK
DV
N
1.5 2.0 ns
t
S
建制 时间, anc.
数据 端口
定时 图解, (便条 4) AD
N
一个
CLK
1.5 2.0 ns
t
H
支撑 时间, anc. 数据
端口
定时 图解, (便条 4) 一个
CLK
AD
N
1.5 2.0 ns
便条 1:
“Absolute 最大 Ratings” 那些 参数 在之外 这个 生命 运作 设备 不能 有保证的. stating 在此处
这些 maximums 将要 construed imply 设备 或者 应当 运作 或者 在之外 这些 值. 表格 “Electrical Characteristics”
specifies 可接受的 设备 运行 情况.
便条 2:
电流 流动 设备 管脚 定义 积极的. 电流 流动 输出 设备 管脚 定义 负的. 所有 电压 关联 V
SS
=0v.
便条 3:
典型 陈述 V
DDIO
=V
DDSD
= +3.3v, V
DDD
=V
DDPLL
= +2.5v T
一个
= +25˚c.
便条 4:
规格. 有保证的 设计.
便条 5:
R
L
=75
, 交流-结合
@
270 M
bps
,r
REF
LVL = R
REF
= 4.75 k
1%,
测试 负载
测试 电路
.
便条 6:
R
L
=75
, 交流-结合
@
1,485 M
bps
,r
REF
LVL = R
REF
= 4.75 k
1%,
测试 负载
测试 电路
.
便条 7:
量过的 rising-边缘 第一 DV
CLK
循环 直到 发现 输出 变得 (真实). 时间 包含 format 发现 时间 PLL 时间.
便条 8:
平均 量过的 rising edges 计算 least 一个 video 地方.
便条 9:
Intrinsic 定时 jitter 量过的 一致 SMPTE RP 184-1996, SMPTE RP 192-1996 适用 串行 数据 传递 标准,
SMPTE 259m-1997 或者 SMPTE 292M (proposed). 一个 colour 柱状 测试 模式 使用. f
SCLK
270 MHz 或者 360 MHz SMPTE 259m, 540MHz SMPTE
344M 或者 1,485 MHz SMPTE 292M 串行 数据 比率.
定时 Jitter 通带
部分.
CLC030
www.国家的.com 6
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com