rev. 0
ad5303/ad5313/ad5323
–
11
–
函数的 描述
这 ad5303/ad5313/ad5323 是 双 电阻-string dacs
fabricated 在 一个 cmos 处理 和 resolutions 的 8, 10 和 12
位 各自. 它们 包含 涉及 缓存区, 输出 缓存区
放大器 和 是 写 至 通过 一个 3-线 串行 接口. 它们
运作 从 单独的 供应 的 +2.5 v 至 +5.5 v 和 这 输出
缓存区 放大器 提供 栏杆-至-栏杆 输出 摆动 和 一个 回转
比率 的 0.7 v/
µ
s. 各自 dac 是 提供 和 一个 独立的 谈及-
ence 输入, 这个 将 是 缓冲 至 绘制 virtually 非 电流
从 这 涉及 源, 或者 unbuffered 至 给 一个 涉及
输入 范围 从 地 至 v
DD
. 这 设备 有 三 pro-
grammable 电源-向下 模式, 在 这个 一个 或者 两个都 dacs
将 是 转变 止 完全地 和 一个 高-阻抗 输出, 或者
这 输出 将 是 牵引的 低 用 一个 在-碎片 电阻.
数字的-至-相似物 部分
这 architecture 的 一个 dac 频道 组成 的 一个 涉及
缓存区 和 一个 电阻-string dac followed 用 一个 输出 缓存区
放大器. 这 电压 在 这 v
REF
管脚 提供 这 涉及
电压 为 这 dac. 图示 27 显示 一个 块 图解 的 这
dac architecture. 自从 这 输入 编码 至 这 dac 是 笔直地
二进制的, 这 完美的 输出 电压 是 给 用:
V
VD
输出
REF
N
=
×
2
在哪里
D
= decimal 相等的 的 这 二进制的 代号, 这个 是 承载 至
这 dac 寄存器;
0–255 为 ad5303 (8 位)
0–1023 为 ad5313 (10 位)
0–4095 为 ad5323 (12 位)
N
= dac 决议
电阻
STRING
输出 缓存区
放大器
输入
寄存器
DAC
寄存器
buf 一个
涉及
缓存区
V
输出
一个
V
REF
一个
图示 27. 单独的 dac 频道 architecture
电阻 string
这 电阻 string 部分 是 显示 在 图示 28. 它 是 simply 一个
string 的 电阻器, 各自 的 值 r. 这 数字的 代号 承载 至
这 dac 寄存器 确定 在 what node 在 这 string 这
电压 是 抽头的 止 至 是 喂养 在 这 输出 放大器. 这
电压 是 抽头的 止 用 closing 一个 的 这 switches 连接
这 string 至 这 放大器. 因为 它 是 一个 string 的 电阻器, 它 是
有保证的 monotonic.
R
R
R
R
R
至 输出
放大器
图示 28. 电阻 string
dac 涉及 输入
那里 是 一个 涉及 输入 管脚 为 各自 的 这 二 dacs. 这
涉及 输入 是 缓冲 但是 能 也 是 配置 作 un-
缓冲. 这 有利因素 和 这 缓冲 输入 是 这 高
阻抗 它 presents 至 这 电压 源 驱动 它. 不管怎样,
如果 这 unbuffered 模式 是 使用, 这 用户 能 有 一个 涉及
电压 作 低 作 地 和 作 高 作 v
DD
自从 那里 是 非 restric-
tion 预定的 至 头上空间 和 footroom 的 这 涉及 放大器.
如果 那里 是 一个缓冲 涉及 在 这 电路 (e.g., ref192), 那里
是 非 需要 至 使用 这 在-碎片 缓存区 的 这 ad5303/ad5313/
ad5323. 在 unbuffered 模式 这 输入 阻抗 是 安静的 大
在 典型地 180 k
Ω
每 涉及 输入 为 0–v
REF
模式 和
90 k
Ω
为 0–2 v
REF
模式.
这 缓冲/unbuffered 选项 是 控制 用 这 buf 一个 和
buf b 管脚. 如果 这 buf 管脚 是 系 高, 这 涉及 输入 是
缓冲, 如果 系 低, 它 是 unbuffered.
输出 放大器
这 输出 缓存区 放大器 是 有能力 的 generating 输出
电压 至 在里面 1 mv 的 也 栏杆 这个 给 一个 输出
范围 的 0.001 v 至 v
DD
– 0.001 v 当 这 涉及 是 v
DD
. 它
是 有能力 的 驱动 一个 加载 的 2 k
Ω
在 并行的 和 500 pf 至
地 和 v
DD
. 这 源 和 下沉 能力 的 这 输出
放大器 能 是 seen 在 图示 15.
这 回转 比率 是 0.7 v/
µ
s 和 一个 half-规模 安排好 时间 至
±
0.5 lsb (在 8 位) 的 6
µ
s.
电源-在 重置
这 ad5303/ad5313/ad5323 是 提供 和 一个 电源-在
重置 函数, 所以 那 它们 电源 向上 在 一个 定义 状态. 这
电源-在 状态 是:
– 正常的 运作.
– 0–V
REF
输出 范围.
– 输出 电压 设置 至 0 v.
两个都 输入 和 dac 寄存器 是 filled 和 zeros 和 仍然是
所以 直到 一个 有效的 写 sequence 是 制造 至 这 设备. 这个 是
特别 有用的 在 产品 在哪里 它 是 重要的 至 know
这 状态 的 这 dac 输出 当 这 设备 是 powering 向上.
clear 函数 (
CLR
)
这
CLR
管脚 是 一个 起作用的 低 输入 这个, 当 牵引的 低,
负载 所有 zeros 至 两个都 输入 寄存器 和 两个都 dac 寄存器.
这个 使能 两个都 相似物 输出 至 是 cleared 至 0 v.