飞利浦 半导体
SC16C2552
双 uart 和 16-字节 transmit 和 receive fifos
产品 数据 rev. 03 — 20 六月 2003 5 的 38
9397 750 11636
© koninklijke 飞利浦 electronics n.v. 2003. 所有 权利 保留.
ctsa, CTSB 40, 28 I
clear 至 send (起作用的-低).
这些 输入 是 有关联的 和 单独的 uart
途径, 一个 通过 b. 一个 逻辑 0 在 这
cts 管脚 indicates 这 modem 或者 数据 设置 是
准备好 至 接受 transmit 数据 从 这 sc16c2552. 状态 能 是 测试 用 读
msr[4].
dsra, DSRB 41, 29 I
数据 设置 准备好 (起作用的-低).
这些 输入 是 有关联的 和 单独的 uart
途径, 一个 通过 b. 一个 逻辑 0 在 这个 管脚 indicates 这 modem 或者 数据 设置 是
powered-在 和 是 准备好 为 数据 exchange 和 这 uart.
dtra, DTRB 37, 27 O
数据 终端 准备好 (起作用的-低).
这些 输出 是 有关联的 和 单独的
uart 途径, 一个 通过 b. 一个 逻辑 0 在 这个 管脚 indicates 那 这 sc16c2552 是
powered-在 和 准备好. 这个 管脚 能 是 控制 通过 这 modem 控制 寄存器.
Writing 一个 逻辑 1 至 MCR[0] 将 设置 这
DTR 输出 至 逻辑 0, enabling 这 modem. 这个
管脚 将 是 一个 逻辑 1 之后 writing 一个 逻辑 0 至 mcr[0], 或者 之后 一个 重置.
ria, RIB 43, 31 I
环绕 指示信号 (起作用的-低).
这些 输入 是 有关联的 和 单独的 uart
途径, 一个 通过 b. 一个 逻辑 0 在 这个 管脚 indicates 这 modem 有 received 一个 ringing
信号 从 这 电话 线条. 一个 逻辑 1 转变 在 这个 输入 管脚 将 发生 一个
中断.
rtsa, RTSB 36, 23 O
要求 至 send (起作用的-低).
这些 输出 是 有关联的 和 单独的 uart
途径, 一个 通过 b. 一个 逻辑 0 在 这
rts 管脚 indicates 这 接受者 是 准备好 至
receive 数据. Writing 一个 逻辑 1 在 这 modem 控制 寄存器 MCR[1] 将 设置 这个 管脚 至 一个
逻辑 0, 表明 那 这 接受者 是 准备好 至 receive 数据. 之后 一个 重置 这个 管脚 将 是
设置 至 一个 逻辑 1.
rxa, rxb 39, 25 I
receive 数据 一个, b.
这些 输入 是 有关联的 和 单独的 串行 频道 数据 至
这 SC16C2552 receive 输入 电路, 一个-b. 这 RX 信号 将 是 一个 逻辑 1 在 重置,
空闲 (非 数据), 或者 当 这 传输者 是 无能. 在 这 local 循环-后面的 模式, 这
rx 输入 管脚 是 无能 和 tx 数据 是 连接 至 这 uart rx 输入, 内部.
txa, txb 38, 26 O
transmit 数据 一个, b.
这些 输出 是 有关联的 和 单独的 串行 transmit
频道 数据 从 这 sc16c2552. 这 TX 信号 将 是 一个 逻辑 1 在 重置, 空闲 (非
数据), 或者 当 这 传输者 是 无能. 在 这 local 循环-后面的 模式, 这 tx
输出 管脚 是 无能 和 tx 数据 是 内部 连接 至 这 uart rx 输入.
表格 2: 管脚 描述
…continued
标识 管脚 类型 描述