sn65lv1023a/sn65lv1224a
10-mhz 至 66-mhz, 10:1 lvds serializer/deserializer
SLLS570A
–
六月 2003
–
修订 六月 2003
5
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
函数的 描述 (持续)
这 serializer 输出 (做
±
) 能 驱动 要点-至-要点 连接 或者 限制 multipoint 或者 multidrop backplanes.
这 输出 transmit 数据 当 这 使能 管脚 (den) 是 高, pwrdn = 高, 和 sync1 和 sync2 是 低.
当 den 是 驱动 低, 这 serializer 输出 管脚 enter 这 高-阻抗 状态.
once 这 deserializer 有 同步 至 这 serializer, 这 锁
管脚 transitions 低. 这 deserializer locks
至 这 embedded 时钟 和 使用 它 至 recover 这 serialized 数据. r
输出
数据 是 有效的 当 锁是 低, 否则
R
OUT0
–
R
OUT9
是 invalid. 这 r
OUT0
–
R
OUT9
数据 是 strobed 输出 用 rclk. 这 明确的 rclk 边缘 极性 至
是 使用 是 选择 用 这 rclk_r/f 输入. 这 r
OUT0
–
R
OUT9
, 锁和 rclk 输出 能 驱动 一个 最大
的 三 cmos 输入 门 (15-pf 加载. 总的 为 所有 三) 和 一个 66-mhz clock.
电源 向下
当 非 数据 转移 是 必需的, 这 电源-向下 模式 能 是 使用. 这 serializer 和 deserializer 使用 这
电源-向下 状态, 一个 低-电源 睡眠 模式, 至 减少 电源 consumption. 这 deserializer enters 电源 向下
当 你 驱动 pwrdn
和 ren 低. 这 serializer enters 电源 向下 当 你 驱动 pwrdn低. 在 电源
向下, 这 pll stops 和 这 输出 enter 一个 高-阻抗 状态, 这个 使不能运转 加载 电流 和 减少
供应 电流 至 这 milliampere 范围. 至 exit 电源 向下, 你 必须 驱动 这 pwrdn
管脚 高.
在之前 有效的 数据 exchanges 在 这 serializer 和 deserializer 能 重新开始, 你 必须 reinitialize 和
resynchronize 这 设备 至 各自 其它. initialization 的 这 serializer takes 1026 tclk 循环. 这 deserializer
initialize 和 驱动 锁
高 直到 锁 至 这 lvds 时钟 occurs.
高-阻抗 模式
这 serializer enters 这 高-阻抗 模式 当 这 den 管脚 是 驱动 低. 这个 puts 两个都 驱动器 输出
管脚 (do+ 和 做
–
) 在 一个 高-阻抗 状态. 当 你 驱动 den 高, 这 serializer returns 至 这
previous 状态, 作 长 作 所有 其它 控制 管脚 仍然是 静态的 (sync1, sync2, pwrdn
, tclk_r/f). 当 这
ren 管脚 是 驱动 低, 这 deserializer enters 高-阻抗 模式. consequently, 这 接受者 输出 管脚
(r
OUT0
–
R
OUT9
) 和 rclk 是 放置 在 这 高-阻抗 状态. 这 锁 输出 仍然是 起作用的,
reflecting 这 状态 的 这 pll.
deserializer 真实 表格
输入 输出
PWRDN REN rout[0:9] 锁 RCLK
H H Z H Z
H H 起作用的 L 起作用的
L X Z Z Z
H L Z 起作用的 Z
注释: 1. 锁输出 reflects 这 状态 的 这 deserializer 和 关于
至 这 选择 数据 stream.
2. rclk 起作用的 indicates 这 rclk 是 运动 如果 这 deserializer
是 锁. 这 定时 的 rclk 和 遵守 至 rout 是
决定 用 rclk_r/f
.
3. rout 和 rclk 是 3-陈述 当 锁
是 asserted 高.
failsafe 偏置 为 这 sn65lv1224a
这 sn65lv1224a 有 一个 输入 门槛 敏锐的 的
±
50 mv. 这个 准许 为 更好 差别的 噪音 余裕
在 这 sn65lv1224a. 不管怎样, 在 具体情况 在哪里 这 接受者 输入 是 不 正在 actively 驱动, 这 增加
敏锐的 的 这 sn65lv1224a 能 pickup 噪音 作 一个 信号 和 导致 unintentional locking. 这个 将 出现
当 这 输入 缆索 是 disconnected. sn65lv1224a 有 一个 在-碎片 失败-safe 电路 那 驱动 这 串行 输入
和 锁
信号 高. 这 回馈 时间 的 这 失败-safe 电路 取决于 在 interconnect 特性.