W255
文档 #: 38-07255 rev. *c 页 5 的 10
t
4d
ddr 下落 边缘 比率
[3]
量过的 在 20% 至 80% 的
输出 (谈及 至
图示 1
)
0.5 1.50 v/ns
t
5
输出 至 输出 skew 为 ddr
[3]
所有 输出 equally 承载 100 ps
t
6
输出 至 输出 skew 为
SDRAM
[3]
所有 输出 equally 承载 150 ps
t
7
sdram 缓存区 lh prop. 延迟
[3]
输入 边缘 更好 比 1 v/ns 5 10 ns
t
8
sdram 缓存区 hl prop. 延迟
[3]
输入 边缘 更好 比 1 v/ns 5 10 ns
切换 特性
(持续)
[4]
参数 名字 测试 情况 最小值 典型值 最大值 单位
切换 波形
职责 循环 定时
t
1
t
2
所有 输出 上升/下降 时间
输出
t
3
3.3v
0V
0.4v
2.4v 2.4v
0.4v
t
4
输出-输出 skew
t
5
输出
输出
sdram 缓存区 hh 和 ll 传播 延迟
t
6
输入
输出
t
7
1.5v
1.5v