2
数据 薄板
1 megabit 串行 flash
SST45LF010
©2001 硅 存储 技术, 公司 s71128-03-000 4/01 372
重置
重置 将 terminate 任何 运作, e.g., 读, 擦掉 和
程序, 在 progress. 它 是 使活动 用 一个 高 至 低 tran-
sition 在 这 rst# 管脚. 这 设备 将 仍然是 在 重置
情况 作 长 作 rst# 是 低. 最小 重置 时间 是
10 µs. 看 图示 14 为 重置 定时 图解. rst# 是
内部 牵引的-向上 和 可以 仍然是 unconnected dur-
ing 正常的 运作. 之后 重置, 这 设备 是 在 备用物品
模式, 一个 高 至 低 转变 在 ce# 是 必需的 至 开始
这 next 运作.
一个 内部的 电源-在 重置 电路 保护 相反 acci-
dental 数据 写. 应用 一个 逻辑 水平的 低 至 rst# dur-
ing 这 电源-在 处理 然后 changing 至 一个 逻辑 水平的
高 当 v
DD
有 reached 这 准确无误的 电压 水平的 将
提供 额外的 保护 相反 意外的 写
在 电源 在.
读 sst id/读 设备 id
这 读 sst id 和 读 设备 id 行动 读 这
电子元件工业联合会 assigned 生产者 identification 和 这 manu-
facturer assigned 设备 identification ids. 这些 ids 将 是
使用 至 决定 这 真实的 设备 resident 在 这 系统.
写 保护
这 wp# 管脚 提供 inadvertent 写 保护. 这
wp# 管脚 必须 是 使保持 高 为 任何 擦掉 或者 程序 oper-
ation. 这 wp# 管脚 是
“
Don
’
t 小心
”
为 所有 其它 行动.
在 典型 使用, 这 wp# 管脚 是 连接 至 v
SS
和 一个 stan-
dard 拉-向下 电阻. wp# 是 然后 驱动 高 whenever
一个 擦掉 或者 程序 运作 是 必需的. 如果 这 wp# 管脚
是 系 至 v
DD
和 一个 拉-向上 电阻, 然后 所有 行动 将
出现 和 这 写 保护 特性 是 无能. 这 wp#
管脚 有 一个 内部的 拉-向上 和 可以 仍然是 unconnected
当 不 使用.
表格 1: P
RODUCT
I
DENTIFICATION
字节 数据
生产者
’
s id 0000H BFH
设备 id 0001H 42H
t1.2 372
372 ill b1.4
i/o 缓存区
和
数据 latches
SuperFlash
记忆
x - 解码器
控制 逻辑
地址
缓存区
和
Latches
CE#
y - 解码器
SCK SI 所以 WP# RST#
串行 接口
F
UNCTIONAL
B
锁
D
IAGRAM