首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:96202
 
资料名称:AD5570WRS
 
文件大小: 963.38K
   
说明
 
介绍:
True Accuracy, 16-Bit 12 V/15 V, Serial Input Voltage Output DAC
 
 


: 点此下载
  浏览型号AD5570WRS的Datasheet PDF文件第2页
2
浏览型号AD5570WRS的Datasheet PDF文件第3页
3
浏览型号AD5570WRS的Datasheet PDF文件第4页
4
浏览型号AD5570WRS的Datasheet PDF文件第5页
5

6
浏览型号AD5570WRS的Datasheet PDF文件第7页
7
浏览型号AD5570WRS的Datasheet PDF文件第8页
8
浏览型号AD5570WRS的Datasheet PDF文件第9页
9
浏览型号AD5570WRS的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD5570
rev. 0 | 页 6 的 24
daisy-chaining 和 readback 定时 特性
V
DD
= +12 v ± 5%, v
SS
=
12 v ± 5% 或者 v
DD
= +15 v ± 10%, v
SS
=
15 v ± 10%; v
REF
= 5 v; refgnd = 地 = 0 v; r
L
= 5 kΩ,
和 c
L
= 200 pf 至 地; 所有 规格 t
最小值
至 t
最大值
, unlessotherwe noted.
表格 3.
参数 限制 在 t
最小值
, t
最大值
单位 描述
f
最大值
2 mhz 最大值 sclk 频率
t
1
500 ns 最小值 sclk 循环 时间
t
2
200 ns 最小值 sclk 高 时间
t
3
200 ns 最小值 sclk 低 时间
t
4
10 ns 最小值
同步至 sclk 下落 边缘 建制 时间
t
5
35 ns 最小值 数据 建制 时间
t
6
0 ns 最小值 数据 支撑 时间
t
7
45 ns 最小值
sclk 下落 边缘 至
同步rising 边缘
t
8
45 ns 最小值
最小
同步高 时间
t
9
0 ns 最小值
同步rising 边缘 至LDAC下落 边缘
t
10
50 ns 最小值
LDAC脉冲波 宽度
t
14
1
200 ns 最大值
数据 延迟 在
SDO
所有 参数 有保证的 用 设计 和 描绘. 不 生产 测试.
所有 输入 信号 是 量过的 和 tr = tf = 5 ns (10% 至 90% 的 v
DD
) 和 安排时间 从 一个 电压 水平的 的 (v
IL
+V
IH
)/2.
sdo; r
PULLUP
= 5 kΩ, c
L
= 15 pf.
1
和 c
L
= 0 pf, t
15
= 100 ns.
SCLK
同步
SDIN
db15 (n)
db15 (n)
db0 (n)
db0 (n)
DB15
(n+1)
DB15
(n+1)
DB0
(n+1)
LDAC
1
SDO
LDAC
2
注释
1. 异步的 ldac 更新 模式
2. 同步的 ldac 更新 模式
t
1
t
8
t
10
t
2
t
3
t
4
t
6
t
5
t
9
t
7
t
14
03760-0-003
图示 3. daisy-chaining 定时 图解
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com